在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
12
返回列表 发新帖
楼主: 扑火

[求助] 电压基准电路高频处的电源抑制比比较差怎么办?

[复制链接]
发表于 2023-3-3 16:27:46 | 显示全部楼层
mark!
发表于 2023-3-3 16:40:32 | 显示全部楼层
加RC低通滤波
发表于 2023-6-12 10:05:21 | 显示全部楼层


小鬼已奔三 发表于 2012-4-28 14:26
楼主还可以在输出端挂一个2p的电容,在高频时可以滤波。对提高M级以上的PSRR很有帮助。还有可以介绍你个提 ...


这方法不错
发表于 2024-10-9 11:32:32 | 显示全部楼层


扑火 发表于 2012-4-29 20:17
谢谢,再问一下,根据高频PSRR较差能判断出是采用的两级运放或cascade吗?这两个结构为什么会造成 ...


感觉是看你下降速度判断出来的,两级的下降速度更快一点?不知道是不是这样
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-12-23 12:06 , Processed in 0.017933 second(s), 6 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表