在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 3295|回复: 2

[求助] 如何控制FIFO的读使能信号?

[复制链接]
发表于 2012-3-31 11:29:57 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
我想设计一个模块来控制FIFO的读使能信号,举例说明:假设当FIFO内存储了50个数据时,读使能信号有效,开始读数据。我想通过设计这样的模块,其输入信号为FIFO的输出信号如:wr_ack,valid。输出信号即为读使能信号rd_en。把这个模块与FIFO相连,这样似乎弄成反馈的样子了,不知道是否可行,求高人指点!
发表于 2012-3-31 17:56:30 | 显示全部楼层
你这样的方案可以的, 你把FIFO的读写指针都拉出去做逻辑, 生成你的rd_en 信号
发表于 2012-3-31 22:28:27 | 显示全部楼层
可以的。
两张方案:
1、像二楼说的,将读写地址拉出去。
2、根据写信号使能进行计数,计数到50以后,写有效就输出一次读控制。
以上是个人建议,仅供参考哈!
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-22 23:44 , Processed in 0.036378 second(s), 12 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表