在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 4686|回复: 5

[求助] ISE综合报告和implement报告资源使用不同

[复制链接]
发表于 2012-1-11 15:47:01 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
使用ISE9.1,由于工程中有使用xilinx的IP,如ram和乘法器,在综合后的design summary中可以看到使用了8个乘法器和几个block ram,但做完implement后却的design summary却看不到这些,只有lut,slices,io等开销,这是什么原因啊,时序仿真也没有问题。
发表于 2012-1-11 17:20:05 | 显示全部楼层
你在哪里看不到了?再详细点
发表于 2012-1-11 17:47:28 | 显示全部楼层
这个很奇怪哦,你换高版本的ISE试试看呢?
 楼主| 发表于 2012-1-11 21:27:03 | 显示全部楼层



synthesis和map的report中就可以看到,synthesis的report中就用乘法器和ram的使用信息,map中就只有luts,slices,io等使用信息了。
发表于 2012-1-12 10:47:03 | 显示全部楼层
你用的乘法器是自己手动写的*之类的呢,还是调用CORE生成的?RAM是用BLOCK RAM呢,还是分面式RAM?ISE的属性选项上做过设置没有?

还有,你的这些乘法器与RAM有输出没?会不会MAP时被优化掉了(一般来说这步应该是在综合时去做的)
 楼主| 发表于 2012-1-12 11:13:27 | 显示全部楼层


你用的乘法器是自己手动写的*之类的呢,还是调用CORE生成的?RAM是用BLOCK RAM呢,还是分面式RAM?ISE的属性 ...
eaglelsb 发表于 2012-1-12 10:47



RAM是调用core生成的,采用block memory,在ISE属性中都设置了,ram和乘法器都有输出的
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

X

小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-6-9 09:43 , Processed in 0.023799 second(s), 11 queries , Gzip On, MemCached On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表