在线咨询 切换到宽版
eetop公众号 创芯大讲堂 创芯人才网

 找回密码
 注册

手机号码,快捷登录

手机号码,快捷登录

搜全文
楼主: cxl666

IC6151破解版32/64bit

[复制链接]
发表于 2018-9-12 12:19:18 | 显示全部楼层
在每个阶段,传入的数据与2n1一起传播

•从管道节点延迟到节点。
回复 支持 反对

使用道具 举报

发表于 2018-9-12 12:21:02 | 显示全部楼层
在第一阶段
(8_lags_correlator),8个SOP单元并行计算
同时对每个滞后的自相关函数。
回复 支持 反对

使用道具 举报

发表于 2018-9-12 12:22:10 | 显示全部楼层

休息阶段,每个阶段4个SOP单位使用4个滞后。
回复 支持 反对

使用道具 举报

发表于 2018-9-12 12:40:29 | 显示全部楼层

并行DSP结构可以通过使用进一步优化
桶形移位器DSP结构减少了DSP的数量,
存储器和其他逻辑资源,稍后将对其进行描述。
回复 支持 反对

使用道具 举报

发表于 2018-9-12 12:43:11 | 显示全部楼层
输入到第一级的串行数据是5位宽
10 us时钟周期率
回复 支持 反对

使用道具 举报

发表于 2018-9-12 12:44:28 | 显示全部楼层
数据分为“D <L odd”
当传递到下一阶段时,“D <L even”,即2
流水线输入数据的相邻数字(奇数和偶数)。
回复 支持 反对

使用道具 举报

发表于 2018-9-12 12:47:01 | 显示全部楼层
“D <L odd”和“D <L even”总结如下
阶段和馈送到该阶段的管道内衬8个寄存器
回复 支持 反对

使用道具 举报

发表于 2018-9-12 12:48:31 | 显示全部楼层
当需要在光束末端停止相关器时
线路实验,避免产生统计噪声,一
挑战是如何阻止数据在管道中正常流动
没有刷新正在考虑的有用数据
计算在前一阶段。
回复 支持 反对

使用道具 举报

发表于 2018-9-12 12:49:43 | 显示全部楼层
因此,启用/禁用
每个阶段的信号应设计为通过的令牌信号
适当延迟到下一阶段。
回复 支持 反对

使用道具 举报

发表于 2018-9-12 12:51:11 | 显示全部楼层
图4显示了这种情况
机制。
回复 支持 反对

使用道具 举报

您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

手机版| 小黑屋| 关于我们| 联系我们| 用户协议&隐私声明| 版权投诉通道| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 ) |网站地图

GMT+8, 2025-12-14 05:40 , Processed in 0.019648 second(s), 3 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表