在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 7959|回复: 10

[求助] 关于FPGA例化一个SRAM接口的问题

[复制链接]
发表于 2011-11-21 22:19:59 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
小弟现在正在搞一个MCU通过访问外部存储器的方式与FPGA进行并行通讯,因此需要在FPGA中生成一个SRAM。本想调用一个例化sram的IP核,但是发现生成的SRAM有时钟输入引脚,想问问各位大牛这个时钟引脚该引到哪儿,MCU访问外部存储器采用的是异步的方式,没有时钟引脚输出。
发表于 2011-11-21 22:30:56 | 显示全部楼层
MCU有总线以及读写信号吧吧?对于小容量的SRAM,自己产生读写时序挺好的。
发表于 2011-11-21 23:39:16 | 显示全部楼层
以前做过,自己产生的,通LS
发表于 2011-11-22 09:29:32 | 显示全部楼层
这个ip核有文档么,看看这个clock是干嘛的吧。有可能这个IP核不适用你这种情况。
发表于 2011-11-22 10:52:52 | 显示全部楼层
把你MCU的时钟给RAM
时钟去反给RAM也可以
发表于 2011-11-22 11:26:35 | 显示全部楼层
这个时钟是给你内部程序使用的,便于你对于内部时序的整体同步控制,外部读写是异步的,但是要在这个时钟沿上进行读写操作,也即是对于内部设计还是同步的。
 楼主| 发表于 2011-11-22 11:31:38 | 显示全部楼层
本帖最后由 yayayati 于 2011-11-22 11:33 编辑

我的MCU只能接非同步存储器,FPGA的IP核生成的RAM要求写必须是同步的,所以IP核生成的可能不能用.
 楼主| 发表于 2011-11-23 10:55:25 | 显示全部楼层
综合以上各位大牛的回帖,我终于想明白了,有些IP核不能拿来直接用,自己再加点东西,比如写的同步控制,就可以完成.
谢谢各位.
发表于 2012-5-24 15:35:40 | 显示全部楼层
楼主 最后怎么解决的啊
发表于 2012-5-27 14:47:51 | 显示全部楼层
可以按照一定标准模板 写HDL, ISE能够自动识别出该用哪一种SRAM,在 Xilinx相关文档中能找到模板。。。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

×

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-5-21 18:15 , Processed in 0.036858 second(s), 10 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表