在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 3894|回复: 8

[原创] Calibre LVS issues (fake mismatch) in Big Design 2011/11/10

[复制链接]
发表于 2011-11-10 14:31:24 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
In 40nm design,  the LVS Verification of Calibre can not identify all instance 's connection,
made lot of fake mismatch in LVS report.
    This cause  by few corresponding point define in your spice and layout, to solve this issues,
please add the text in sub-module level to top level's text file, this may helpful for LVS to make it
clean.
发表于 2011-11-10 21:33:39 | 显示全部楼层
这个要多大的design 才能有这样的bug啊,

起码得10x10mm这种, 显卡级别还差不多,一般calibre还是很优秀的,

这句话的意思就是 底层module 可以多打些text,让顶层做起来轻松些
因为calibre本来就是hier 比较的, 一层次一个层次来,

不过这句话还是很模糊,不是好懂,

不用管吧, 还是按照以前的flow 来吧
 楼主| 发表于 2011-11-11 14:14:59 | 显示全部楼层
还是版主有经验,呵呵,写英文是为了检索方便,英文也不太好。

在我们这里是8.4*8.4的40nm,不过我建议是任何DESING都这样做.
因为这样假如说有错误,lvs.rep里面的错误好DEBUG, run time 也回有提升.
发表于 2011-11-11 23:51:26 | 显示全部楼层
总之lvs 肯定是hier 比较了, 多大的芯片都这样的,

总体来说没看到啥明显的bug,
 楼主| 发表于 2011-11-13 00:02:19 | 显示全部楼层
小芯片还是有比较好的Perfermance, 到40nm 8*8, 28nm 7*7 的DISGHN,还是需要很多DEBUG的技巧。
发表于 2011-11-13 21:15:17 | 显示全部楼层
那当然啊,mentor 在设计calibre的时候,也不可能拿太大的case来跑,

主要目标是中小规模芯片,到了大芯片,出点bug 也正常,

就像icc 在处理多边形的floorplan bug特多,也是这样的,

用的不多
发表于 2012-2-24 11:18:37 | 显示全部楼层
Yes, I'd paid lot of effort to solve the matching problem for dummies.
发表于 2012-3-7 20:39:00 | 显示全部楼层
回复 8# willylin0130


     不是很懂啊
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

×

小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-12-24 02:23 , Processed in 0.022369 second(s), 5 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表