在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 3374|回复: 7

[讨论] 有用 nwell to substrate cap as decoupling cap?

[复制链接]
发表于 2011-11-6 03:07:07 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
向有工程经验的问一句:
刚想起ibm 65nm design manual 里有句话:"large area of capacitance used as decoupling must use n-well to substrate capacitance".

请问有经验的人,真有很多人用nwell-to-substrate cap 做decap 的吗? 这样做的serial resistance 岂不会很大?与其这样还不如把decap做在pcb上。

我想对于>100MHz 或者 >1GHz 的decoupling, 都是用thick-oxide MOS 吧。
发表于 2011-11-6 09:00:08 | 显示全部楼层
在芯片上加decap优势主要有:片上电容能高速100M上MOS翻转对电源供电的补偿,减少局部区域电弹和地弹,外部接decap是经过了很长的RC网络是不可能实现高速补偿的,MOS的工作是就近取电,片上加还是不够
,跟好的效果是高速MOS翻转附近有deccap,这样的decap是最有效的。否则加大再多起不了作用,是一种浪费。
 楼主| 发表于 2011-11-6 09:21:50 | 显示全部楼层
没错,
所以说这nwell-to-substrate decoupling cap 是没多大用的了?

需要on-chip decoupling,就用thick-oxide mos?
发表于 2011-11-7 08:42:51 | 显示全部楼层
回复 3# alexsoton82


    那ibm为什么说must呢,是不是大面积的栅电容做不到,天线效应比较严重什么的,所以才用阱衬底电容?
    可能ibm不是从性能而是工艺角度考虑的
发表于 2011-11-7 10:36:06 | 显示全部楼层
没玩过65n,等真相。
发表于 2011-11-7 10:40:40 | 显示全部楼层
回复 4# kwankwaner


   你得到了他,大面积的栅电容肯定是不准许的
发表于 2015-1-30 14:21:37 | 显示全部楼层
请问,用nwell-to-substrate cap 时,有什么需要注意的地方吗?
有验证过这种方法的牛人,指点一下吧。
发表于 2015-1-30 14:25:25 | 显示全部楼层
在应用nwell-to-substrate cap时,有什么注意的地方吗?
请验证过这种结构的牛人,指点一下吧。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-16 02:40 , Processed in 0.025380 second(s), 9 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表