在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 8978|回复: 15

数字滤波器系数的量化

[复制链接]
发表于 2011-10-12 13:59:17 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
本帖最后由 eecsseudl 于 2013-4-29 09:56 编辑

各位大哥,小弟求教点问题

假设传输函数为: pic_1012134955.JPG

采用16bit的量化,进行FPGA实现,怎把系数转化成16bit呢?


求指点






发表于 2011-10-17 11:31:51 | 显示全部楼层
先求出浮点系数,然后用Matlab里的量化函数进行量化啊
发表于 2011-11-18 15:30:32 | 显示全部楼层
dingyige
发表于 2011-11-20 23:12:44 | 显示全部楼层
谢谢,好资料
发表于 2011-11-20 23:13:32 | 显示全部楼层
回复 4# jimliu12


  谢谢,好资料
 楼主| 发表于 2011-11-21 10:04:05 | 显示全部楼层
回复 2# yyliu_lotus


    大哥能否说的详细一点,具体怎么做/谢谢
发表于 2011-12-3 01:03:28 | 显示全部楼层
根据此传递公式,可以得到滤波器b和a,然后敲FDATOOL,选择import filter from workspace(把鼠标放在图标上会有提示),然后输入分子分母(就是a和b),然后点import filter,你的滤波器的幅频曲线就出来了,然后再点set quantization parameters,选择Fixed Point,输入位宽为16,然后点Target菜单的Generate HDL,就可以生成Verilog了,而且系数也量化好了.
 楼主| 发表于 2011-12-4 21:09:13 | 显示全部楼层
回复 7# argintang


   非常感谢你的详细解答!
发表于 2012-2-14 09:04:15 | 显示全部楼层
正在研究中,学习了~~~
发表于 2012-2-16 10:09:36 | 显示全部楼层
怎么我的不支持生成HDL啊~
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-19 16:27 , Processed in 0.029197 second(s), 11 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表