在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 6597|回复: 9

Verilog实现双跳变沿触发的设计

[复制链接]
发表于 2005-10-4 19:50:17 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
我欲设计一FIFO,满足在同一个时钟的上升沿和下降沿均能写FIFO ,请问用Verilog该如何实现?
发表于 2005-10-14 12:14:28 | 显示全部楼层

Verilog实现双跳变沿触发的设计

电平触发
发表于 2005-10-31 22:08:40 | 显示全部楼层

Verilog实现双跳变沿触发的设计

先倍频,
头像被屏蔽
发表于 2005-11-16 20:05:35 | 显示全部楼层
提示: 作者被禁止或删除 内容自动屏蔽
发表于 2005-11-28 13:07:52 | 显示全部楼层

Verilog实现双跳变沿触发的设计

两块ram实现,一个上升沿写一个下降沿写
发表于 2005-11-30 14:58:56 | 显示全部楼层

Verilog实现双跳变沿触发的设计

请教:如果用FF的话如何实现?
发表于 2005-12-5 21:19:40 | 显示全部楼层

Verilog实现双跳变沿触发的设计

如果用DFF实现你的设计,可不可以这样:
分两级实现,
第一级用negedge clk和posedge clk的DFF接收数据;
第二级用clk上升沿的把第一级的数据一起打入FIFO,这个FIFO也是DFF实现的,并且数据宽度是第一级的二倍;
这样做的时候,第一级的posedge DFF到第二级是一个周期的路径,而第一级的negedge DFF到第二级是半周期路径;
由于FIFO是被压扁的,所以读FIFO的时候地址指针作相应调整。
发表于 2006-1-10 15:57:19 | 显示全部楼层

Verilog实现双跳变沿触发的设计

不好,还是先倍频。
发表于 2006-2-8 17:43:09 | 显示全部楼层

Verilog实现双跳变沿触发的设计

先倍频,然后调用altera库 dc_fifo
发表于 2011-1-15 11:38:57 | 显示全部楼层
两块ram实现,一个上升沿写一个下降沿写
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-17 17:39 , Processed in 0.062303 second(s), 9 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表