在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 6304|回复: 8

[原创] 运放环路稳定性的仿真如何来选取断开环路的地方

[复制链接]
发表于 2011-8-24 17:09:17 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
运放环路稳定性的仿真如何来选取断开环路的地方
发表于 2011-8-24 19:13:23 | 显示全部楼层
depends on how many loops you have and which loop you are interested in
发表于 2011-11-15 19:23:13 | 显示全部楼层
同问,希望一起讨论讨论,断点处不一样,AC特性可能不一样,应该有个比较common的断点
发表于 2012-5-22 16:38:37 | 显示全部楼层
这是个很重要的问题,但这方面的讨论太少
最重要的是断开的地方要是总的环路,很多电路都不只是一个环路。还有断开处要考虑负载的影响,比如选择的断开点是两级运放的中间,那么断开环路的末端是第一级运放输出,则应该挂上第二级。请各位指正。~
发表于 2014-5-8 22:20:30 | 显示全部楼层
有意思  下回注意一下
发表于 2014-5-12 15:31:33 | 显示全部楼层
gate之前,输入高阻的地方。
发表于 2014-5-12 16:47:03 | 显示全部楼层
Hi all:

Connect as a unit gain buffer and cut the feedback.

If I have any mistake, please correct me.

mpig
发表于 2014-5-12 17:40:03 | 显示全部楼层
the loop may be broken anywhere. But it is convenient to do so right at an ideal voltage or current source so that the equivalent terminating impedance plays no role in the results.
发表于 2022-12-20 09:52:25 | 显示全部楼层
:):)
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-17 03:56 , Processed in 0.022722 second(s), 8 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表