在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 6788|回复: 5

[求助] ADC的SHA采样阶段,OP输出为何短接???

[复制链接]
发表于 2011-8-5 10:43:00 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
现在电荷再分配式SHA在采样阶段都把OP输入接共模,输出短接,原因在哪里??
如果在采样阶段把OP输入输出接在一起,接成单位增益负反馈的形式,把电容并接在输入输出两端,可以么?
发表于 2011-8-5 23:19:25 | 显示全部楼层
呵呵,同样的问题,请大虾们指点
发表于 2011-8-6 09:02:26 | 显示全部楼层
>>现在电荷再分配式SHA在采样阶段都把OP输入接共模,输出短接,原因在哪里??
最直接的SHA接法,没看懂您对此种做法的疑问在哪?能具体说下吗?

>>如果在采样阶段把OP输入输出接在一起,接成单位增益负反馈的形式,把电容并接在输入输出两端,可以么?
此种作法没问题,此种做法就是RAZAVI书上给的示例。它附带有Auto-zeroing的功能,但可能要注意OP close-loop stability. BTW,当要采用Opamp-sharing时,此种结构就不适合了。
 楼主| 发表于 2011-8-7 16:00:17 | 显示全部楼层
回复 3# California
主要我看许多PAPER上都是把输出端短接,输入接共模电平
觉得在这种状态下OP工作不是在正常的工作点上,想不出这么做有什么好处和优势,不如RAZAVI的做法好。但大家都这么做肯定是有原因,所以想问问理由在哪里?
发表于 2011-8-9 19:50:46 | 显示全部楼层
回复 4# kok124


>>主要我看许多PAPER上都是把输出端短接,输入接共模电平。觉得在这种状态下OP工作不是在正常的工作点上,想不出这么做有什么好处和优势,不如RAZAVI的做法好。
采样时刻输入与输出端直接短接(即RAZAVI书上的示例)做法,有一个前提Opamp input CM与Ouput CM要一致,因此其适合于Folded-Cascode Opamp,但不适合Telescopic Opamp的情况;
而输入接共模电平,输出端短接的做法,则没有这个限制。
发表于 2011-8-10 15:38:20 | 显示全部楼层
very cycle, reset the voltage. you want the ota be a gain stage rather than a integrator that can remember the past time voltage, so you got to reset it during the sampling periode.
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

×

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-5-8 06:17 , Processed in 0.052794 second(s), 8 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表