在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
楼主: favourite626

[求助] 带隙中电阻的几个问题

[复制链接]
发表于 2011-6-15 17:21:18 | 显示全部楼层



第一个  silicide 就是向电阻注入啥啥啥使其方块电阻降低 ; non-silicide 就是不注入, 方块电阻就比较大  就这点区别
发表于 2011-6-15 17:41:07 | 显示全部楼层


第一个  silicide 就是向电阻注入啥啥啥使其方块电阻降低 ; non-silicide 就是不注入, 方块电阻就比 ...
papadin 发表于 2011-6-15 17:21




    准确的说不是注入,是形成硅化物。
发表于 2011-6-15 18:03:04 | 显示全部楼层


准确的说不是注入,是形成硅化物。
goodsilicon 发表于 2011-6-15 17:41



如何形成硅化物  
请教
工艺不是很懂
发表于 2011-6-16 09:25:59 | 显示全部楼层


回复  lindychen


    怎么和楼上的说的不一样呢,他的意思是p+diff电阻匹配差,一般不用
favourite626 发表于 2011-6-14 22:01




    同意六楼。
发表于 2011-6-16 09:28:43 | 显示全部楼层


如何形成硅化物  
请教
工艺不是很懂
papadin 发表于 2011-6-15 18:03




    网上应该搜得到。版图艺术这本书里也有。

CMOS工艺中有一种工艺步骤叫自对准硅化物(salicide),就是干这个的,减小金属与半导体之间的电阻,更准确的说是将肖特基接触变为欧姆接触。
发表于 2011-6-16 16:03:22 | 显示全部楼层
路过看看,回答很好。受教
发表于 2011-6-18 00:55:02 | 显示全部楼层
13L准确,电阻P+随工艺变化较小,很多人喜欢用来做BG, 但面积功耗很难平衡,所以又有很多人选用HiRPoly
发表于 2015-7-1 16:47:28 | 显示全部楼层
原来如此
发表于 2015-7-9 23:23:37 | 显示全部楼层
一般工艺文档里含有这些信息。
发表于 2015-7-10 08:52:29 | 显示全部楼层
silicide之后电阻率会降低



1.工艺文件中有类电阻是silicide resistors,例如silicide n+ diffusion resistance,还有类电阻是non-sili ...
favourite626 发表于 2011-6-13 18:01

您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-23 03:45 , Processed in 0.021075 second(s), 6 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表