在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 6971|回复: 12

[求助] SFDR issues of single-ended and differential-ended

[复制链接]
发表于 2011-5-27 10:03:06 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
小的最近在测试current source steering DAC的两个芯片。
一个输出在芯片内部(通过内部电阻到内部的地,该电阻值与外部电阻大概相等),一个输出在芯片外部。测试SFDR时,发现二次谐波非常地高。
同一个电路,两个输出都在芯片外部,从同一输出上看频谱时,二次谐波非常小。
上述测试条件完全相同,输出信号频率也很低,时钟频率也不是很高。
请问,怎样解释这个现象?具体原因是什么?又该如何改善前者的SFDR特性?
非常感谢!
 楼主| 发表于 2011-5-27 15:20:45 | 显示全部楼层
怎么没人理我呢!自己顶一下先
 楼主| 发表于 2011-5-27 15:26:01 | 显示全部楼层
附一张单端输出时的频谱
single-ended.JPG
 楼主| 发表于 2011-5-30 15:00:45 | 显示全部楼层
还是没人理我:(
发表于 2011-5-30 15:49:36 | 显示全部楼层
本帖最后由 knockknock 于 2011-5-30 15:51 编辑

电路如果完全一样,结果应该是一样的啊。电阻接哪应该没啥影响吧
我也在做DAC,我很奇怪的是我的SFDR在输入频率为1M和20M时基本不变,时钟100M,SFDR大概有78dB,SNR有81dB
 楼主| 发表于 2011-5-31 09:11:31 | 显示全部楼层
谢谢您的答复。
我刚开始也认为电阻接哪里是没影响的,事实上就是有差别,而且差别还很大。
你的SFDR在1M和20M输出时基本不变,不是挺好的吗?为什么会觉得奇怪?
 楼主| 发表于 2011-6-21 18:40:48 | 显示全部楼层
还是没人答复呀!:(
现在附上差分输出和单端输出的测试结果。
cmp.JPG
期待高人指点迷津!
发表于 2011-7-6 10:09:15 | 显示全部楼层
回复 1# vera_lyh


    一个输出在芯片内部(通过内部电阻到内部的地,该电阻值与外部电阻大概相等),一个输出在芯片外部。测试SFDR时,发现二次谐波非常地高。
---------你怎么保证输出是对称的?如果输出负载不对称,二次谐波应该就是会比较高吧
 楼主| 发表于 2011-7-6 10:29:26 | 显示全部楼层
回复 8# alfredchn


    谢谢您的答复!
    我在测试差分输出的电路时,曾经做过一个试验,把其中一个输出的负载电容给去掉(负载电容为10pF)。大概看了一下测试结果,没有明显变化。即使在这种输出并不匹配的情况下,二次谐波仍然比三次谐波低很多。
发表于 2011-7-6 13:46:59 | 显示全部楼层




    呵呵 不知道你的电路是否会是电容负载不敏感,但对电阻负载很敏感呢?

建议你对负载都在外面的电路,故意把两路的电阻负载做成20%。10%,5%,1%的mismatch来做一下测试,看看这时候的SFRD有明显变化吗?
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-6-15 04:31 , Processed in 0.070972 second(s), 9 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表