在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 2420|回复: 4

[讨论] 多次复位导致报错,FPGA问题求助

[复制链接]
发表于 2011-5-20 17:27:32 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
在一个设计中,使用上位机控制FPGA复位错误。
FPGA使用这个复位信号(20ms复位宽度)作为同步复位,用来复位所有错误。所有错误均有锁存,只能通过该复位信号复位。
一般情况下,该功能很正常。
现在问题是:
在上位机上多次点击复位按键,FPGA会偶尔随机报一堆错误。这个问题有时出现,有时不出现。
实在想不明白是怎么回事。

哪位有这方面经验的,给讲讲吧,谢谢了
发表于 2011-5-20 17:35:32 | 显示全部楼层
LZ是把该复位信号直接使用的吗?如果是的话,是有问题的。对于外部管脚提供的复位信号,需要做率毛刺和同步化处理的。
发表于 2011-5-21 16:36:28 | 显示全部楼层
采用两次打拍,应该会好些
 楼主| 发表于 2011-5-23 13:08:53 | 显示全部楼层
谢谢两位的回答。我也知道对于异步信号需要打2拍做同步处理,但没想到不做会出现误报错的问题。
我试验一下。
还是不明白为什么不做同步处理会导致这样的问题呢?
发表于 2011-5-23 15:14:43 | 显示全部楼层
亚稳态,到网上查一下就知道了,每次输出的复位电平无法确定,可能是高也可能是低也可能是中间态,实际不可能一直停留在中间最终会是1或0,问题是你不知道何时是1或0,搞ASIC的可能更有体会的,呵呵!
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-23 12:13 , Processed in 0.536029 second(s), 9 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表