在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
EETOP诚邀模拟IC相关培训讲师 创芯人才网--重磅上线啦!
查看: 9070|回复: 20

去耦的电容的数量应该如何确定

[复制链接]
发表于 2006-10-25 16:27:57 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
一个ic周围需要很多的去耦电容,大小有电压确定?去耦的电容的数量应该如何确定?
请高手指教
谢谢!
发表于 2006-10-26 11:29:13 | 显示全部楼层

to LZ

个人观点:
去藕的电容数量不是固定的,可以这样选择,也可以那样选择,只是看具体的干扰源带来什么.可能会有不一样频率的干扰,对比较低频率的可能用容量大点的,频率越高,用的电容越小.但总的来说不可能把电路搞得如此完美.一般放两三颗了不得了.
 楼主| 发表于 2006-10-26 13:38:05 | 显示全部楼层
楼上的高手没有明确的说明“去耦电容的数量如何确定? ”
请给与指教
谢谢!
发表于 2006-10-26 15:07:45 | 显示全部楼层

re

抱歉我不是高手,我只有局限于我的理解与你讨论;
去藕电容的数量上面我也说过了,不能确定的.你当然可以把1UF,0.1UF,0.01UF,0.001UF,一些能想到的都用上去.但是实际的设计你不会这样摆.你可能只摆两颗或三颗,一颗大点,一颗小点.
发表于 2006-10-26 20:54:51 | 显示全部楼层

数量是指电容个数还是电容值?

如果指电容值楼上说的对,即依照芯片所工作的频率来定电容值.原理是利用电容对不同频率呈现不同的容抗来滤除不同频率干扰,防止其串入电源对其它电路造成影响,这是其一.其二:它还可以防止由VCC带来的干扰进入芯片电源端口,造成芯片工作不稳定.通俗点讲等于在芯片电源端口并上一个足够小的电阻(某频率下计算出的容抗),将该频率干扰旁路掉,而对VCC直流却呈现出很大的容抗.有时芯片工作电流较大,还要考虑使用LC或RC电路来完成退耦功能.这时还要考虑是以芯片工作稳定为主还是以电源防止串入干扰为主,来决定C与R(或L)之间在PCB铜箔走线中的前后安插位置.
 楼主| 发表于 2006-10-30 09:46:21 | 显示全部楼层
谢谢楼上的执教!
发表于 2006-10-31 14:39:52 | 显示全部楼层


原帖由 davis7887 于 2006-10-26 11:29 发表
个人观点:
去藕的电容数量不是固定的,可以这样选择,也可以那样选择,只是看具体的干扰源带来什么.可能会有不一样频率的干扰,对比较低频率的可能用容量大点的,频率越高,用的电容越小.但总的来说不可能把电路搞得 ...


同意你的观点
发表于 2006-11-1 13:58:46 | 显示全部楼层
去耦电容一般是为了给芯片提供高频电流以降低EMI,根据I=C*dV/dt,C=I/(dV/dt),这只是一个理论公式,具体适不适用还不太清楚。去耦电容的另一个作用是为了滤除高频noise.所以一般会摆放0.1uF,0.01uF多个型号的SMD的电容。
发表于 2006-12-11 11:00:03 | 显示全部楼层
xuexi le
发表于 2006-12-11 19:23:14 | 显示全部楼层
IC的vcc和地之间一定要加去耦电容,以降低ic内部产生的噪声电压影响vcc(尤其是快速的数字电路,开关噪声很大),
而且这个回路要尽可能的小,所以很多好的ic layout,vcc和ground放的很近。

具体的电容取值要根据噪声电压的上升沿时间来决定,比较常用的为0.1uf。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条


小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-1-11 00:35 , Processed in 0.027266 second(s), 6 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表