在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 5803|回复: 13

[求助] 关于VCO phase noise 响应

[复制链接]
发表于 2011-4-25 17:27:50 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
本帖最后由 qianxuan 于 2011-4-25 17:34 编辑

设计了一个很简单的ring vco,控制电压在704mv,输出约为1GHz。
问题在于输入电压(Vctl)在很小的范围内变化,相噪响应差别很大。图示的三种情况分别对应:
1.vctl=706mV,out=998MHz
1.vctl=710mV,out=985MHz
1.vctl=704mV,out=1.004GHz
只有vctl有些许变化,最坏情况相噪差了60dBc,我不太明白造成这种误差的原因。另这三个毛刺在输出频率、2倍频、4倍频处,在原理上不太明白,希望各位帮忙解惑。

phase noise

phase noise

vco_cell

vco_cell
发表于 2011-4-25 22:13:46 | 显示全部楼层
弱弱问句,你dummy管干嘛的?VCO一般要求对称控制和输出,你单端控制。。。。能对称么。
发表于 2011-4-25 22:31:14 | 显示全部楼层
可能我看错了,你的图不太清晰。不过出现N倍频率的毛刺正常的。你的波本来就不是标准正弦波。你的输出是由不同频率的谐振波组合而成的。主要受你的基频影响,但是它也受N倍基频的频率影响,影响越小,俺越接近正弦波。你越接近方波,那么其他谐振波影响就越大。
发表于 2011-4-25 22:33:23 | 显示全部楼层
一般测试的波的输出噪声选取10K到最高是你的基频的一半处,你自己想想。
发表于 2011-4-25 23:30:30 | 显示全部楼层
我也想理解一下
 楼主| 发表于 2011-4-26 11:28:37 | 显示全部楼层
to 2#:是对称结构,最右侧不是dummy管,是mos电容,栅压也是vctl,有点不清楚
to 3#:出现倍频毛刺可以理解,但输入vctl偏差几mV,输出频率在1G附近误差几MHz,结果相噪差了那么多就不太明白为什么了。
P.S. 我只改了vctl,别的都没变
 楼主| 发表于 2011-4-26 11:31:17 | 显示全部楼层
回复 4# twfly


    这是为什么呢?不太明白,有什么书里提到么?
发表于 2011-4-26 17:44:32 | 显示全部楼层
xuexiexuexi
发表于 2011-4-27 10:25:36 | 显示全部楼层
楼上有人说的没错。假如震荡的是纯正弦,噪声就被搬移一次,如果不是纯正弦,自然有n次谐波,噪声也就被搬移好几次。
另一方面,我怀疑还有仿真取点的问题。一般这种都用log作横轴,在高频处点很稀,所以看到的结果插值成分多。
 楼主| 发表于 2011-4-28 15:27:40 | 显示全部楼层
回复 9# gaojun927


    如果是由于方波引入的相噪,为什么会在相近的频率误差这么大?瞬态输出的波形就是频率有些误差,都是方波
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-12-26 01:22 , Processed in 0.027740 second(s), 9 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表