在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 7020|回复: 9

[求助] PLL Jitter过大

[复制链接]
发表于 2011-4-21 14:15:04 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
PLL输入27MHz, 输出108MHz, 输出波形如下

输出波形图

输出波形图

仿真的时候Jitter很小,只有几个ps,测试Jitter很大,Jitter_p-p达到200ps左右,
观察输出波形4个周期中,两边的对齐,中间的那几个在抖动,仿佛输出被输入调制了一样,
然而设计PLL带宽是远远小于27MHz的。各位有没有遇到过这种情况呢?
发表于 2011-4-21 14:35:57 | 显示全部楼层
看看PLL的控制电压是什么样子?
 楼主| 发表于 2011-4-21 14:49:08 | 显示全部楼层
控制电压跟平常一样,在charge / discharge 的时候有一定的纹波, 1mV左右,应该不影响
如下图

VCTRL Ripple

VCTRL Ripple
发表于 2011-4-21 15:56:50 | 显示全部楼层
你是用LDO供电吗?
另外,仿真PLL时,不要仿真抖动,而要仿真相位噪声。测试的时候也要测试相位噪声,测试抖动很难,也不准。
 楼主| 发表于 2011-4-21 17:34:24 | 显示全部楼层
是用的LDO供电,
PLL仿真相噪不好做,要报错,测试仪器也还没熟练,就是示波器看到的那样的波形,两边好,中间抖,什么原因呢?
发表于 2011-4-21 18:12:22 | 显示全部楼层
可以接频谱仪看看spur,感觉看起来输出抖动的频率和时钟一样。
发表于 2011-4-21 19:11:37 | 显示全部楼层
楼主仿真的时候拿什么和怎么仿的呢?
 楼主| 发表于 2011-4-22 10:23:54 | 显示全部楼层
频谱在输入27MHz处肯定有spur,不用看都知道,现在就是找 造成这么大干扰的原因。
仿真用的spectre
发表于 2011-4-22 13:26:53 | 显示全部楼层
你的LDO是片外还是片内的?
发表于 2021-1-18 19:22:12 | 显示全部楼层
楼主找着原因了吗?
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-26 07:36 , Processed in 0.024551 second(s), 9 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表