在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
楼主: sean_4413

[求助] 数字逻辑

[复制链接]
发表于 2011-4-4 20:55:45 | 显示全部楼层
回复 9# sean_4413


    楼主,你可以研究一下“归零码”,分别把A和B都编码成“归零码”,然后再“或非”。这种编码方式或许能够满足你的要求。这是我的思路,你思考看看。
发表于 2011-4-4 23:10:01 | 显示全部楼层
楼主看是不是可以这样做:
1.先将两个信号相与,得到一个信号,如果是题中所示波形,出来应该还是一个方波。
2.对这个信号经过一个N位“1”的序列检测器。
3.序列检测器输出结果应该可以判断出来。
个人想法,不知道对不对
 楼主| 发表于 2011-4-5 18:40:45 | 显示全部楼层
呵呵,谢谢大家!
已经知道怎么做了
发表于 2011-4-5 19:22:23 | 显示全部楼层
感觉像一个上升沿触发的单稳
发表于 2011-4-5 21:26:24 | 显示全部楼层
楼主,最后你的解决办法是什么呀,说说看,也让大家开开眼界啊~~
 楼主| 发表于 2011-4-6 08:56:56 | 显示全部楼层
就是与门啊,但是与门下面的nmos叠加管取成倒比管形式,上面的pmos并联管w/l取成较大,这样当同时为1的时候,需要一段时间才能充电上去,所以在一小段同时为1的时间内,nmos管是充电充不上去的。

谢谢大家的帮忙!
发表于 2011-4-6 20:23:25 | 显示全部楼层
楼主这样的方法真的靠谱吗?有仔细计算过setup time 和hold time吗?
发表于 2011-4-6 20:52:18 | 显示全部楼层
lz, just xor them ?

outpu = a ^ b;
发表于 2011-4-7 10:46:34 | 显示全部楼层
回复 16# sean_4413


    lz的问题很误导人,你明明问“这样的数字逻辑怎么设计”,最后你给的答案却是改变后端管子的参数来做的
 楼主| 发表于 2011-4-7 19:52:10 | 显示全部楼层




谢谢你的帮忙,我也感觉有点不靠谱。
我跑了一下所有的corner,发现交叠时间差不多为0.25nS, 用这种方法仿真出来的结果还行,但不知有没有更好一点的办法?
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

X

小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-6-30 22:47 , Processed in 0.024423 second(s), 9 queries , Gzip On, MemCached On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表