在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 4263|回复: 2

[原创] 关于ISE中component switching limit error

[复制链接]
发表于 2011-3-23 08:49:22 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
各位大侠,最近我把工程从sparton3移植到sparton6上面,看静态时序分析报告的时候,提示有component switching limit error,这个什么意思呢,为什么会有周期限制呢,以前没碰到过。
时序分析报告见附件。
timing error.JPG
发表于 2011-3-24 11:24:20 | 显示全部楼层
比较典型的是一些PLL会报告这样的问题。
因为PLL会随着器件不同而不同,假设,spartan3的PLL,最低频率是20兆,但是换到spartan6上了之后可能就是30兆了。我只是举这个例子,虽然不恰当,但是你检查一下你PLL的输入和输出频率是否满足目标器件的要求吧,看看spartan6的AC特性说明。
 楼主| 发表于 2011-3-28 12:48:26 | 显示全部楼层
好的,非常感谢acgoal ,我仔细看一下。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-17 15:57 , Processed in 0.021431 second(s), 10 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表