在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
12
返回列表 发新帖
楼主: hy5239

[求助] 关于SDRAM的简单问题,紧急求助!

[复制链接]
 楼主| 发表于 2011-3-7 11:30:38 | 显示全部楼层
回复 9# chuyanchao


    您说的时序我觉得是读写的命令之间所隔的时钟数目吧?可是跟相位关系大吗,还要做好时序约束?
发表于 2011-3-7 12:46:11 | 显示全部楼层
回复 12# hy5239
与相位有一定的关系。前段时间调4块SDRAM时,出现的也是读写有问题,通过加DCM和相应的相位控制,基本上全解决了……当然你也最好细细的看一下你的SDRAM本身的硬件资料中读写时序是怎么控制的……
 楼主| 发表于 2011-3-7 16:45:56 | 显示全部楼层
回复 11# JD.WARLOCK


    奥,我觉得时序的可能性很大,但是我新手所以对时序约束等内容了解比较浅,感觉如果进行时序分析的话会比较吃力。还有,想问下,预充电如果设置成自动的会有影响吗?我的工程中都是自动的,可是见资料上讲解的是非自动的。
发表于 2011-3-7 21:31:17 | 显示全部楼层
学习下~~
发表于 2011-3-8 00:15:48 | 显示全部楼层
建议你post-sim一下,保证解决。
百分之百是你code时序的问题,Modelsim免费版哪是仿真,那是“仿假”。
用其他的仿真器试试,结果肯定不对,但这就是实际的结果。
这就是为什么你把code down到fpga上出不来东西的结果
发表于 2011-3-8 08:55:29 | 显示全部楼层
楼主你需要把写读SDRAM分开来一步步的检查,照你描述的这样很难帮到你。
把问题细化成一个个的步骤,分而治之,就能找到问题的关键了。
读写SDRAM无非就是接口上的几个控制信号,没有你想像的那么困难。
祝你好运!
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

×

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-5-21 19:10 , Processed in 0.021285 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表