在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 2565|回复: 4

[求助] class d double feddback loop

[复制链接]
发表于 2011-1-19 22:14:46 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
各位牛人们,请教两个问题,在此谢过!
(1)全差分class d 双反馈环,相关paper提及,外环和内环都应该是负反馈环,有没有可能外环是负反馈,内环是正反馈的情况?并且对于双环、全差分结构,第一个积分器结构和第二个积分器结构,中间不插入反相放大器(可以是跨导放大器),能实现外环和内环都是负反馈吗?
(2)各大公司最新一代class d都可以外部时钟同步(PWM结构,内置锯齿波振荡器),那么如何实现方波转换为同频率的锯齿波或者三角波?(CLASS D中,为了提高PSRR,锯齿波的峰峰值于电源电压成正比),相关paper中提及外部时钟同步技术,方波信号与延时方波信号与,得到窄脉冲信号,高电平充电,窄低脉冲时间放电,从而实现时钟同步,为了满足峰峰值要求,最常见的方法是,减小充电电流,使得外时钟同步时,最大值永远小于锯齿波发生器的上阈值比较点,放电触发靠窄低脉冲信号。但是,这样外时钟同步时,锯齿波峰峰值减小,从而loop gain减小。除了此种方式,各位牛人们,还有其他的同步技术吗?
发表于 2011-1-20 03:22:11 | 显示全部楼层
最好能上个系统图看看,

时钟同步,pll就可以
方波转换成三角波,积分器
发表于 2011-1-29 15:01:14 | 显示全部楼层
thanks!!
发表于 2011-1-30 00:08:09 | 显示全部楼层
xiexie!!!!
发表于 2011-3-3 16:43:13 | 显示全部楼层
不错,学习
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-14 18:34 , Processed in 0.025068 second(s), 11 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表