在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 2882|回复: 7

[求助] 关于Prime Time的一个常见问题,请教各位前辈

[复制链接]
发表于 2011-1-11 11:06:33 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
正在学习PT,运行结果提示:
the arc between pins 'CK' and 'D' is negative, which is not allowed. To make it positive, the maximum hold value has been adjusted from 0.729405 to 0.782819.

请问:1. 修改那里,才能保证是正值。
         2. 有没有可能是时序约束没有写好造成的,和设计无关呢?
         3. the maximum hold value has been adjusted from 0.729405 to 0.782819. 是已经自动修改过的意思吗?
发表于 2011-1-12 09:34:50 | 显示全部楼层
应该是你的时序约束不欠当,导致PT做路径时序分析时遇到问题。

运行结果显示的D信号是不是顶层模块的外部输入?如果是,input_delay如何设置的?

D信号与clk是否是同时钟域的?
 楼主| 发表于 2011-1-12 10:34:51 | 显示全部楼层
谢谢。学习写时序约束,应该看什么资料呢?
发表于 2011-1-12 12:01:14 | 显示全部楼层
 楼主| 发表于 2011-1-12 15:48:49 | 显示全部楼层
回复 4# yl5495


    会写脚本,不等于会写约束好不好?看用户手册+man 怎么就知道这个设计应该如何约束,约束什么,哪些时序问题可以忽略?
发表于 2011-1-12 15:55:50 | 显示全部楼层
该如何约束体现你对设计的理解以及对电路时序的预期,这些能力你不具备吗?
 楼主| 发表于 2011-1-13 09:34:25 | 显示全部楼层
回复 6# yl5495


   入门学习阶段,请教的就是如何学习的问题
   请你看清帖子再回。不要浪费大家时间!
发表于 2011-1-14 21:01:20 | 显示全部楼层
已经帮你修过了
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

X

小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-6-29 08:43 , Processed in 0.020144 second(s), 7 queries , Gzip On, MemCached On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表