|
发表于 2014-3-24 18:51:03
|
显示全部楼层
回复 1# relongge
看过你用传输门设计的D触发器,不知道为什么你的传输门用了4个MOS管,不是只需要2个吗?
其实我也想仿真传输门,就是下面这个图:
仿真后发现当C=0,C反=VDD的时候,电压输出不为0,竟然达到了1点几伏!
感觉问题应该出在上面那个PMos管上,于是单独对PMOS管进行仿真,
PMOS管,栅极V=5V,源级V=0V,衬底V=5V,漏极电压为输出,并外接一电容,电压初始电压为0;
仿真结果却让我感到不解:
漏极电压V后来升到2.5V,这是为什么???
下图是我的仿真结果图,黄色线为漏极输出电压:
附上我的Hspice程序:
*Test Circuit*
.option post=2
vdd vdd 0 dc 5v
vin in 0 dc 0v
mp1 out vdd in vdd pch l=1u w=16u
cload out 0 1p ic=0v
.model pch pmos level=13
.tran 200m 10 uic
.probe v(out)
.end
求高人指点,已经对这个问题想了一两天了! |
|