在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 2306|回复: 1

[求助] 关于PLL的Bandwidth与process violation

[复制链接]
发表于 2010-12-6 22:33:00 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
PLL中Kvco, Icp , R, C都会随process和温度变化,那么怎样使PLL的bandwidth随process变化较小呢?
发表于 2011-5-13 17:09:59 | 显示全部楼层
1.  如果是开关电容阵列宽带的PLL,KV在高低频处变化很大,这会引起PLL bandwidth变化,这个可以通过Kv本身和频率之间的关系,用Icp来弥补,Icp*KV/(C*N)关系保持不变;
2.R和C可以通过 测量RC 常数,来对C做补偿;
3.Icp本身的变化和电阻有关,这个补偿不知有什么好的办法?
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-12-19 05:28 , Processed in 0.016637 second(s), 9 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表