在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
楼主: stkiller

[讨论] DCDC设计难点!!!

[复制链接]
发表于 2012-4-5 19:49:55 | 显示全部楼层
关于SOFT-START,为何不能用内部时钟呢?
发表于 2014-7-31 13:21:31 | 显示全部楼层
学习了
发表于 2014-10-10 11:41:34 | 显示全部楼层
讨论讨论,切磋谈不上
发表于 2015-6-29 18:41:55 | 显示全部楼层
the same
发表于 2015-6-30 13:36:15 | 显示全部楼层
顶起来
发表于 2016-1-6 13:31:42 | 显示全部楼层
环路补偿就是先写出滤波电路的零极点表达式以及PWM比较器之类的增益
发表于 2016-1-6 15:25:06 | 显示全部楼层
路漫漫其修远兮
发表于 2016-1-6 17:53:34 | 显示全部楼层
我现在做的低压电流模的buck,补偿就是在EA的输出端接R,C串联补偿的,1.2v输出时可以;就是占空比较低时,输入5.5v,输出0.8v,输出带0.5A时稳定性不太好,即便最终能稳定;带3A时稳定性要好些,不知道怎么改善啦!哈哈
发表于 2017-3-21 20:00:25 | 显示全部楼层
请教各位怎么仿真整个环路的稳定性
发表于 2019-6-16 09:11:17 | 显示全部楼层
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-18 22:53 , Processed in 0.025904 second(s), 5 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表