在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
楼主: wangxuede220

[原创] 讨论电路除噪的方法

[复制链接]
发表于 2010-10-10 22:07:43 | 显示全部楼层
a  input   
delay line  : a_delay

消除上跳   a & a_delay
消除下跳   a |  a_delay,     对于高频干扰有效
发表于 2010-10-10 22:13:31 | 显示全部楼层
以前没有太多了解,现在开始关注了。
谢谢
发表于 2010-10-11 09:00:54 | 显示全部楼层
回复 11# zhang2000


    原来是这么处理啊,但是这么做有一个前提就是要预先知道噪声只有向上的毛刺或者只有向下的毛刺,是吗?
发表于 2010-10-11 12:09:50 | 显示全部楼层
学习学习
 楼主| 发表于 2010-10-11 20:37:06 | 显示全部楼层
回复 11# zhang2000


    我能明白你的意思,相当用几个缓冲器将信号延迟一段时间,然后与原来的信号比较,我也想过这个办法,可是怎样得到一个最终的电路呢
,虽然每条语句都可单独消除上跳或下调,那需要都消除呢,怎么组合?这个我没想通?
 楼主| 发表于 2010-10-11 20:38:54 | 显示全部楼层
回复 13# ICS


    向上向下的毛刺有办法确定吗?
发表于 2010-10-12 09:00:16 | 显示全部楼层
有意思。
个人认为要是都要消除的话,等于是(a & a_delay)&(a |  a_delay),但随之而来的就是clk的jitter问题,要用严格的时序约束来让这两路data path等延时才行。
发表于 2010-10-12 09:12:38 | 显示全部楼层
回复 16# wangxuede220


我的意思是说,除非是我们在做之前就知道了这个输入信号只有向上的毛刺,或者只有向下的毛刺,那么可以用这种方法来解决。
但是如果信号这两种毛刺都有的话,那就没辙了。
至于如何来确定只有向上的毛刺还是只有向下的毛刺,就只能通过示波器了吧?
发表于 2010-10-12 09:13:52 | 显示全部楼层
回复 17# nan123chang


    我对你的这个算式持有异议,我刚才画了波形按照你的算式做了一下,发现向下的毛刺是无法消除的。你可以自己画画看。
发表于 2010-10-12 09:16:57 | 显示全部楼层
学习……
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

×

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-5-20 14:58 , Processed in 0.035717 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表