在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 4730|回复: 7

[原创] [十万火急]求解版图LVS的问题

[复制链接]
发表于 2010-9-7 18:36:41 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
本帖最后由 yzseu 于 2010-9-7 18:40 编辑

IBM65nm CMOS工艺,画反相器时pmos 衬底接VDD是怎么处理的?

我在Nwell上加了VRX_M! 但是会报schematic 里面missing instance(diodenwx)
(也就是它把nwell 和p衬底当成了二极管)求解如何解决,是否是少了什么?

谢谢大侠
发表于 2010-9-8 11:39:10 | 显示全部楼层
我的理解:我们在画pmos时,在n阱中要额外画一个有源区接到电源,作为pmos的衬底接触。
LVS时识别不到 管子 ,可能是因为从电路提出的网表中管子的model name没对上。
不一定对,希望对你有所帮助。
头像被屏蔽
发表于 2010-9-8 13:26:03 | 显示全部楼层
提示: 作者被禁止或删除 内容自动屏蔽
发表于 2010-9-20 00:29:05 | 显示全部楼层
受教了,歇歇
发表于 2010-9-22 01:29:50 | 显示全部楼层
二楼正解
发表于 2011-3-14 13:18:36 | 显示全部楼层
恩   受教了
发表于 2011-3-22 19:53:58 | 显示全部楼层
学习下。
发表于 2011-4-22 16:13:25 | 显示全部楼层
学习。。。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

×

小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-17 19:05 , Processed in 0.021483 second(s), 8 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表