在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 2535|回复: 5

[讨论] 直接用时钟信号计数和分频后计数的电路结构有什么差别吗?

[复制链接]
发表于 2010-8-9 12:00:09 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
直接用时钟信号计数和分频后计数的电路结构有什么差别吗?性能上又有什么差别呢?
发表于 2010-8-9 12:10:14 | 显示全部楼层
分频后是指对该时钟进行分频吗?那就是时钟的输入部分有差别吧,其他应该没影响呀。不知道你表达的意思是什么?是想说计数器分频和专门的分频器分频的结果比较吗?
发表于 2010-8-10 21:58:24 | 显示全部楼层
当然有不一样。直接计数,计数的基准时钟为原始时钟,分频后的计数,是分频后的时钟。它们实现的结果占据的逻辑资源数不一样。有时候资源比较紧的时候,可以考虑分频后的时钟进行过计数
发表于 2010-8-10 22:45:41 | 显示全部楼层
主要还是时序和资源上有区别
发表于 2010-8-11 12:08:42 | 显示全部楼层
嗯,电路结构肯定是有区别的,至于性能,那就看你的分频器做得如何,以及你的设计对时钟各种属性的要求到什么程度了,比如毛刺,相位,偏移量等。
发表于 2010-8-13 17:58:14 | 显示全部楼层
学习了,谢谢
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

X

小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-6-28 10:45 , Processed in 0.022430 second(s), 10 queries , Gzip On, MemCached On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表