在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
EETOP诚邀模拟IC相关培训讲师 创芯人才网--重磅上线啦!
查看: 6215|回复: 17

[资料] Jacob Baker's student's dissertation - K delta 1 sigma ADC

[复制链接]
发表于 2010-7-27 09:05:11 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
2 Time-Interleaved Analog-to-Digital Converters 7
2.1 Time-Interleaved Analog-to-Digital Converters . . . . . . . . . . . . . 7
2.2 Non-uniformly Sampled Sinusoidal . . . . . . . . . . . . . . . . . . . 10
2.2.1 Path Offset Errors . . . . . . . . . . . . . . . . . . . . . . . . . 13
2.2.2 Gain Mismatch Errors . . . . . . . . . . . . . . . . . . . . . . 13
2.2.3 Phase Skew Errors . . . . . . . . . . . . . . . . . . . . . . . . 16
2.2.4 Errors Due to Bandwidth Mismatch . . . . . . . . . . . . . . . 18
2.3 Oversampling in Time-Interleaved ADCs . . . . . . . . . . . . . . . . 19
2.4 Randomization and Calibration . . . . . . . . . . . . . . . . . . . . . . 20
2.5 Conclusion . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 20
3 Wideband Analog-to-Digital Converters 21
3.1 Digital Calibration of ADCs . . . . . . . . . . . . . . . . . . . . . . . 21
3.2 Delta-Sigma Modulation . . . . . . . . . . . . . . . . . . . . . . . . . 24
3.2.1 First-order Delta-Sigma Modulator . . . . . . . . . . . . . . . 26
3.2.2 Second-Order Delta-Sigma Modulator . . . . . . . . . . . . . . 28
3.3 Prior and Current Art in Wideband Delta-Sigma Modulators . . . . . . 31
3.3.1 Double-Sampling DSM . . . . . . . . . . . . . . . . . . . . . 31
3.3.2 Time-Interleaving of Delta-Sigma Modulators . . . . . . . . . . 37
3.3.3 Parallel Delta-Sigma Modulators . . . . . . . . . . . . . . . . 39
3.3.4 Wideband Continuous-Time Delta-Sigma Modulators . . . . . 44
3.4 Conclusion . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 47
4 The K-Delta-1-Sigma Modulator 49
4.1 Switched-Capacitor Integrator (SCI) Dynamics . . . . . . . . . . . . . 49
4.2 The K-Path Switched-Capacitor Integrator (K-SCI) . . . . . . . . . . . 53
4.2.1 Path Mismatch in the K-path SC Integrator . . . . . . . . . . . 61
4.3 The First-Order K-Delta-1-Sigma Modulator . . . . . . . . . . . . . . 62
4.3.1 Ideal Simulation Results . . . . . . . . . . . . . . . . . . . . . 65
4.3.2 Noise Flow in the KD1S Modulator . . . . . . . . . . . . . . . 66
4.4 Effects of Circuit Nonidealities in KD1S . . . . . . . . . . . . . . . . . 68
4.4.1 Finite Op-amp Unity-Gain Frequency ( fun) . . . . . . . . . . . 68
4.4.2 Finite Op-amp Gain . . . . . . . . . . . . . . . . . . . . . . . 72
4.4.3 Slewing in the Op-amp . . . . . . . . . . . . . . . . . . . . . . 74
4.4.4 Real Quantizer Effects . . . . . . . . . . . . . . . . . . . . . . 78
4.4.5 Capacitor Mismatch, Phase Skew and Noise Folding . . . . . . 87
4.4.6 Clock Jitter . . . . . . . . . . . . . . . . . . . . . . . . . . . . 92
4.5 Noise Effects in a KD1S Modulator . . . . . . . . . . . . . . . . . . . 95
4.6 Conclusion . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 106
5 A Second-Order KD1S Modulator Topology 108
5.1 A Second-Order KD1S Modulator . . . . . . . . . . . . . . . . . . . . 108
5.1.1 Integrator Saturation and Dynamic Range Scaling . . . . . . . . 113
5.1.2 Ideal Simulation Results . . . . . . . . . . . . . . . . . . . . . 115
5.2 Effects of the circuit non-idealities . . . . . . . . . . . . . . . . . . . . 117
5.2.1 Finite Op-amp Unity-Gain Frequency ( fun) . . . . . . . . . . . 117
5.2.2 Finite Op-amp Gain . . . . . . . . . . . . . . . . . . . . . . . 121
5.2.3 Real Quantizer Effects . . . . . . . . . . . . . . . . . . . . . . 122
5.2.4 Capacitor Mismatch and Clock Skew . . . . . . . . . . . . . . 130
5.2.5 Clock Jitter . . . . . . . . . . . . . . . . . . . . . . . . . . . . 132
5.3 Conclusion . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 132
6 Synthesis of Higher-Order KD1S Modulators 133
6.1 Higher-order Delta-Sigma Modulators . . . . . . . . . . . . . . . . . . 133
6.1.1 Stability Considerations and Multi-Bit Modulators . . . . . . . 136
6.2 NTF Pole and Zero Optimization . . . . . . . . . . . . . . . . . . . . . 141
6.3 Loop-filter Architectures . . . . . . . . . . . . . . . . . . . . . . . . . 142
6.4 Synthesis Procedure for KD1S Modulators . . . . . . . . . . . . . . . . 146
6.4.1 The ABCD Matrix . . . . . . . . . . . . . . . . . . . . . . . . 147
6.4.2 K-path Integrator Modeling . . . . . . . . . . . . . . . . . . . 149
6.4.3 The State-Space Embedding Method . . . . . . . . . . . . . . . 153
6.4.4 Dynamic Range Scaling . . . . . . . . . . . . . . . . . . . . . 156
6.4.5 Mapping to a Loop-filter Architecture . . . . . . . . . . . . . . 157
6.5 Simulation Results . . . . . . . . . . . . . . . . . . . . . . . . . . . . 159
6.5.1 A Second-order CIFB KD1S Modulator with NTF Zero Optimization
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . 159
6.5.2 A Third-order CIFF KD1S Modulator . . . . . . . . . . . . . . 161
6.6 Comparison with conventional DSMs . . . . . . . . . . . . . . . . . . 163
6.7 Conclusion . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 165
7 Chip Design and Testing 166
7.1 Introduction . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 166
7.2 Delay-Locked Loop for Multi-phase Clock Generation . . . . . . . . . 166
7.2.1 Phase Frequency Detector (PFD) . . . . . . . . . . . . . . . . . 170
7.2.2 Charge Pump and Loop-Filter . . . . . . . . . . . . . . . . . . 173
7.2.3 Voltage-Controlled Delay-Line (VCDL) . . . . . . . . . . . . . 174
7.2.4 Non-overlapping clock generator . . . . . . . . . . . . . . . . . 175
7.2.5 DLL Simulation . . . . . . . . . . . . . . . . . . . . . . . . . 177
7.3 First-Order KD1S Modulator . . . . . . . . . . . . . . . . . . . . . . 178
7.3.1 KD1S Output Synchronization . . . . . . . . . . . . . . . . . . 179
7.4 Second-Order KD1S Modulator . . . . . . . . . . . . . . . . . . . . . 180
7.5 KD1S Modulator Circuit Blocks . . . . . . . . . . . . . . . . . . . . . 181
7.5.1 Switched-Capacitors . . . . . . . . . . . . . . . . . . . . . . . 181
7.5.2 Op-amps and Bias Generation Circuit . . . . . . . . . . . . . . 183
7.5.3 Comparators and Flip-Flop . . . . . . . . . . . . . . . . . . . . 188
7.6 Chip Layouts . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 190
7.7 Chip Simulation . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 193
7.7.1 First-Order KD1S Modulator . . . . . . . . . . . . . . . . . . . 193
7.7.2 Second-Order KD1S Modulator . . . . . . . . . . . . . . . . . 196
7.8 Test Setup and Procedure . . . . . . . . . . . . . . . . . . . . . . . . . 199
7.8.1 Test Board Design . . . . . . . . . . . . . . . . . . . . . . . . 200
7.9 Experimental Results . . . . . . . . . . . . . . . . . . . . . . . . . . . 202
7.9.1 Performance . . . . . . . . . . . . . . . . . . . . . . . . . . . 204
7.10 Conclusion . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 205
8 Conclusions 206
8.1 Summary . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 206
8.2 Future Work . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 208
References 210

Dissertation_K-Delta-1-SigmaModulatorsforWidebandAnalog-to-DigitalConversion.pdf

2.91 MB, 下载次数: 180 , 下载积分: 资产 -2 信元, 下载支出 2 信元

发表于 2010-7-27 16:37:04 | 显示全部楼层
谢谢楼主
发表于 2010-7-27 18:21:21 | 显示全部楼层
今天我要在论坛帮人解决一个问题,证明我自己!
发表于 2010-8-10 19:10:49 | 显示全部楼层
df465dfasfdas
发表于 2011-3-8 01:14:00 | 显示全部楼层
赞,看看~~
发表于 2011-3-8 09:20:56 | 显示全部楼层
good material
发表于 2011-3-12 00:06:06 | 显示全部楼层
hahahahahaha
发表于 2011-3-12 04:05:06 | 显示全部楼层
It is a smart idea.
发表于 2011-4-12 17:19:06 | 显示全部楼层
今天我要在论坛帮人解决一个问题,证明我自己!
发表于 2011-9-1 01:39:58 | 显示全部楼层
谢谢楼主!!
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-12-22 23:25 , Processed in 0.028478 second(s), 11 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表