在线咨询 切换到宽版
eetop公众号 创芯大讲堂 创芯人才网

 找回密码
 注册

手机号码,快捷登录

手机号码,快捷登录

搜帖子
查看: 3160|回复: 2

[求助] FPGA I/O与外部器件接口的延时问题

[复制链接]
发表于 2010-7-22 12:55:06 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

×
比如FPGA与下一级器件进行通信,FPGA提供时钟(周期为T)和数据给下级器件,这个数据的传输延时需要满足一定条件,以满足下级芯片的setup 和 hold。通常的做法是,把这个数据在FPGA的传输延时约束在小于T但能满足下级条件的范围内。

我的问题是:1. 我可不可以把这个数据在FPGA内部的延时约束超过T,比如1.5T,更好能满足下级的setup和hold。 2. 同理,FPGA内部两个触发器间的组合逻辑处理延时为什么一定要小于T,可不可以大于T?(在保证setup和hold的情况下)。

我觉得这两种情况,丝毫不影响系统频率啊,大不了数据延时到时钟的下两个周期去采样,工作频率照样不变,我的理解对吗?请大侠指点!
发表于 2010-7-22 16:26:09 | 显示全部楼层
这就是多周期约束的意义了,
如果数据变化率不是按周期来变化的,完全可以这样来做。
问题1,要看FPGA有没有这样的能力了,IOB它的延时模块能力有限吧?
问题2,已回答,
回复 支持 反对

使用道具 举报

 楼主| 发表于 2010-7-22 21:00:53 | 显示全部楼层
谢谢eaglelsb 的回答,我一直是这么认为的,只不过总是不敢肯定是否正确。
回复 支持 反对

使用道具 举报

您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条


手机版| 小黑屋| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-9-12 07:29 , Processed in 0.022210 second(s), 8 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表