在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 2659|回复: 9

[求助] 请教Pipeline ADC中开关的W/L怎么设计?

[复制链接]
发表于 2010-5-16 05:35:48 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
是不是要跟据你所需要采样信号的带宽来选择你的W/L值啊,因为在深线性区导通电阻直接反比与W/L,RC网络会决定电路的采样贷款。具体有公式么?
发表于 2010-5-16 21:51:18 | 显示全部楼层
好多资料有介绍的,根据采样频率确定开关管的最小电阻,但是实际要用的开关管的电阻肯定要比这小的多。根据这个电阻值再计算W/L就行啦
发表于 2010-5-16 22:32:20 | 显示全部楼层
搭车学习一下
发表于 2010-5-17 22:56:38 | 显示全部楼层
一般论文上的讲法是计算导通电阻和采样电容的RC常数,这样保证速度够。还需要考虑电荷注入,时钟等因素。而且后面两个因素影响更大,一般还是用PN管尺寸相同。
发表于 2010-5-18 23:57:47 | 显示全部楼层
公式算的快呢 还是仿真的快,准呢、?
发表于 2010-5-19 01:48:50 | 显示全部楼层
r=1/(w/l*k*(vgs-vth))
发表于 2010-5-19 20:50:57 | 显示全部楼层
那要看你的開關是用來做什麼, 如果要取樣一個會動的SIGNAL, 當然要做THD 的SIMULATION, 用TRANSMISSION GATE 或 BOOTSTRAPPED SWITCHES, 如果只是一個參考電壓, 單用PMOS 或 NMOS, 然後跑SIM, 看信號有沒有SETTLE 就OK......
发表于 2010-6-1 11:05:33 | 显示全部楼层
多谢指教
发表于 2010-6-1 11:17:18 | 显示全部楼层
感谢。。。
发表于 2010-6-1 11:24:02 | 显示全部楼层
first, get total error of your design from desired specs. Then you can make sure RC time constant. And then, for sampling freq and tau, you can get values of equivalent resistors. Then get ratio of your switches. Of course, you should notice charge injection and clcok feedthrough.
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-12-26 02:43 , Processed in 0.037735 second(s), 8 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表