在线咨询 切换到宽版
eetop公众号 创芯大讲堂 创芯人才网

 找回密码
 注册

手机号码,快捷登录

手机号码,快捷登录

搜帖子
楼主: overmars2008

[讨论] 电容失配与pipeline ADC精度

[复制链接]
发表于 2015-8-19 11:24:47 | 显示全部楼层
回复 10# 雨丝
您好,请问这张图出自哪里啊
回复 支持 反对

使用道具 举报

发表于 2015-8-19 11:38:12 | 显示全部楼层
回复 10# 雨丝
请问,这幅图说的是电容失配对AD精度的影响么,为什么注释是电流标准差?
回复 支持 反对

使用道具 举报

发表于 2015-8-21 17:03:43 | 显示全部楼层


5楼说的是对的,我说的这个是二进制结构的最小电容(current DAC ,SAR ADC等)。对pipeline line只有两个等值电容不适合。误导你了。

图出自 “An Accurate Statistical Yield Model for CMOS Current-Steering DA Converters”
回复 支持 反对

使用道具 举报

发表于 2015-8-21 23:48:17 | 显示全部楼层
误差的百分比换算成dB大概就是电容造成的误差能达到的精度,实际还要加上其他的噪声和干扰
回复 支持 反对

使用道具 举报

发表于 2020-8-7 10:20:16 | 显示全部楼层
求助此图的蒙特卡洛仿真结果怎么出来的,这个仿真环境是否正确,仿真公式应该怎么写呢?

                               
登录/注册后可看大图


回复 支持 反对

使用道具 举报

发表于 2021-3-3 14:43:30 | 显示全部楼层


   
雨丝 发表于 2015-7-2 10:48
回复 5# goodsilicon


"10bit不需要0.1%,0.5%足够了。0.1%差不多可以做到14bit了。"请问这个如何得到的啊?20log(1/0.005)=46dB,接近8bit啊?为什么可以做10bit?


回复 支持 反对

使用道具 举报

发表于 2021-12-4 21:34:00 | 显示全部楼层


   
雨丝 发表于 2015-7-2 10:48
回复 5# goodsilicon


您好,想问一下这个图出自哪里?想详细看看这方面的知识。
回复 支持 反对

使用道具 举报

发表于 2022-1-20 11:01:35 | 显示全部楼层


   
雨丝 发表于 2015-7-2 10:48
回复 5# goodsilicon


有谁有这个图片相关的论文吗?不胜感谢。
回复 支持 反对

使用道具 举报

发表于 2022-9-5 12:51:24 | 显示全部楼层


   
雨丝 发表于 2015-7-2 10:48
回复 5# goodsilicon


请问这个是哪个论文上面写的?
回复 支持 反对

使用道具 举报

您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

X

手机版| 小黑屋| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-9-13 12:11 , Processed in 0.028285 second(s), 3 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表