在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

找回密码

  登录   注册  

快捷导航
搜帖子
12
返回列表 发新帖
楼主: confiope

[原创] LDO流片后电源抑制比下降很多,什么原因?

[复制链接]
发表于 2010-4-14 21:06:14 | 显示全部楼层
这是个普遍问题啊看来
发表于 2010-6-3 22:34:19 | 显示全部楼层
看看!!!!!!!!
发表于 2010-6-6 21:47:55 | 显示全部楼层
11# rfzheng
这个很难保证的吧?一般来说,我们制作一个芯片,就只有一个地把?若是弄好几个地,需要pad 很浪费面积。
我觉得pcb制作很关键
发表于 2010-6-6 21:49:05 | 显示全部楼层
1# confiope
问下楼主:您用频谱分析仪,直接用输入的功率减去输出的功率,是不是?
发表于 2010-6-6 21:54:23 | 显示全部楼层
对了,再问下 你是用什么封装形式的?DIP还是SOT?
1# confiope
 楼主| 发表于 2010-6-7 08:33:02 | 显示全部楼层
SOT封装
怎么测的
我也不太清楚,当时我不在场
发表于 2011-6-25 11:24:48 | 显示全部楼层
我也很想知道,用频谱分析仪测psr的方法,关键是输出功率怎么计算呢?
发表于 2011-8-7 18:19:11 | 显示全部楼层
同问啊,发觉bonding wire的计生电感比想象中影响大啊!!!!
发表于 2011-8-7 19:15:40 | 显示全部楼层
kankan...
发表于 2022-10-14 10:28:41 | 显示全部楼层
网络频谱分析仪可以测幅频相频曲线
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-4-9 04:11 , Processed in 0.024143 second(s), 6 queries , Gzip On, MemCached On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表