在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 3545|回复: 4

[求助] 5bit的ADC 8M采用什么结构比较好?

[复制链接]
发表于 2010-3-18 18:33:59 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
本帖最后由 bkat 于 2010-3-19 09:14 编辑

各位大侠:

做过 ADC的帮帮忙,

一般低频的 ADC采用什么结构?

功耗有多大?

有什么参考文献?

要求:

AVDD : 1.8V
Fsample :8M
功耗 :< 0.7mA
输入电压幅度:1V
要求一个step出来一个数据 是flash 还是pipeline好呢?
欢迎大家一起讨论一下

谢谢
发表于 2010-3-18 18:38:59 | 显示全部楼层
你都说了是Flash,还问什么结构。
 楼主| 发表于 2010-3-19 09:15:49 | 显示全部楼层
楼上说得也对, 有做过的给个参考吧。要是flash这样的功耗能做下来?
发表于 2010-3-19 09:47:50 | 显示全部楼层
用SAR
发表于 2010-3-19 09:50:46 | 显示全部楼层
1# bkat

我做过10bit Pipeline ADC也做过4bit/27M flash ADC
(1)先说说flash ADC 是否能满足你的要求, 我觉得0.7mA要做5bit/8M还是有点困难的。先可以算一下,5bit需要31个比较器,再加上一些vref电路和数字部分,差不多每个比较器15uA,觉得略偏紧了,但还是可以做的。我做的4bit/27M 的是<1mA
(2)pipeline 结构,我觉得也是可行的,最多需要2个opamp就可以做出5bit,由于速度不快,0.7mA做两个opamp+vref也可以做。
(3)我觉得还有一种方案可以尝试的,那就是SAR ADC,逐次比较,由于是5bit/8M ADC,那么6到7个cycle出一个data,clk频率在50MHz,也是可以一试的,但是SAR ADC我没有做过,也没有太多建议
总的来讲,这还是个比较简单的设计,但是需要进行各方面仔细的trade-off
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

×

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-5-14 08:02 , Processed in 0.025548 second(s), 9 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表