在线咨询 切换到宽版
eetop公众号 创芯大讲堂 创芯人才网

 找回密码
 注册

手机号码,快捷登录

手机号码,快捷登录

搜帖子
查看: 6017|回复: 13

[求助] 做FPGA上板测试时候很难定位问题,大家怎么解决的?

[复制链接]
发表于 2010-2-21 16:39:51 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

×
如果仿真做的不全,在FPGA上板测试的时候问题很难解决,大家是怎么做的呢?是不是先花很多时间搭建仿真环境,做足了仿真才上板测试,还是直接上板测试?一般开发一款FPGA需要几个人,一个人就可以了吗?
发表于 2010-2-21 16:53:38 | 显示全部楼层
可以用signaltap抓一些关键波形看看,如果逻辑复杂,建议先做eda仿真,仿真后大部分可能是时序问题了,按照器件参数约束好的话,一般问题不大
回复 支持 反对

使用道具 举报

 楼主| 发表于 2010-2-21 16:56:54 | 显示全部楼层
一般复杂逻辑需要多少人开发呢?就刚毕业一两年的本科生
回复 支持 反对

使用道具 举报

发表于 2010-2-21 17:00:57 | 显示全部楼层
我觉得看逻辑的复杂程度吧 像我们这里用FPGA实现的逻辑不算复杂 2,3个人就可以了。
回复 支持 反对

使用道具 举报

 楼主| 发表于 2010-2-21 17:03:15 | 显示全部楼层
做一款FPGA得多长时间啊?要两个月吗?
回复 支持 反对

使用道具 举报

发表于 2010-2-21 17:06:27 | 显示全部楼层
我们这逻辑非常复杂,所以都是做eda的,而且很全面验证完才上板,一般2到3个人做3、4个月
回复 支持 反对

使用道具 举报

发表于 2010-2-22 10:45:51 | 显示全部楼层
ISE用chipscop
还要将关键信号从端口拉出送给示波器或逻辑分析仪
回复 支持 反对

使用道具 举报

发表于 2010-2-22 11:02:08 | 显示全部楼层
有钱就用硬逻分
回复 支持 反对

使用道具 举报

发表于 2010-2-22 16:57:27 | 显示全部楼层
最好先仿真完全了,再上板测试,不然要做重复的工作,很累的
回复 支持 反对

使用道具 举报

发表于 2010-2-22 17:24:14 | 显示全部楼层
signal tap II 怎么用呢?有相关中文文档吗?
回复 支持 反对

使用道具 举报

您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条


手机版| 小黑屋| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-9-12 22:57 , Processed in 0.023990 second(s), 3 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表