在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 4936|回复: 4

时钟整形问题

[复制链接]
发表于 2004-12-7 23:03:20 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
请问,如果时钟边沿变化太缓,在FPGA里面有那些方法可以对其进行整形.
还有,用VERILOG语言,能够写出一个时钟上升边沿变化很缓慢的测试时钟信号吗?
请问有没有经典任意倍频设计,任意分频设计代码,有的话能提供一份给我学习一下,谢谢
 楼主| 发表于 2004-12-8 21:34:35 | 显示全部楼层

时钟整形问题

诶,怎么没有人回答我啊
发表于 2004-12-9 08:29:11 | 显示全部楼层

时钟整形问题

用verilog不能实现第一个和第二个功能
任意倍频设计最好用PLL
任意分频设计代码就是计数器,如果小数分频,也需要PLL
 楼主| 发表于 2004-12-15 22:41:11 | 显示全部楼层

时钟整形问题

谢谢版主
发表于 2008-4-23 20:33:50 | 显示全部楼层
pll只能对固定频率进行倍频啊
对不是固定的频率怎么倍频?
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-16 18:30 , Processed in 0.084576 second(s), 8 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表