在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
EETOP诚邀模拟IC相关培训讲师 创芯人才网--重磅上线啦!
查看: 4985|回复: 7

[求助] 求助ultrasim仿真的问题

[复制链接]
发表于 2010-1-19 21:30:24 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
请问一下在ultrasim的使用中如何添加Corner cases?
就是比如spectre里面的altergroup+sweep语句?或者是像hspice一样include一个process的文件?

我现在用spectre做前仿,总是电路跑到某个时间点时就卡住了(比如6ms),我把tolerance改大了也还不行,顺便请教一下这个是什么问题,需要怎么解决啊?
发表于 2010-1-19 21:43:39 | 显示全部楼层
* test
***************************
.usim_opt sim_mode=da xi1 xi2 #dff
.usim_opt sim_mode=a xi5 #driver @pmos2
.usim_opt wf_format=wdf
*******************
.option post=1
.inc 'netlist'
.lib 'xx.lib' tt

vxx xx gnd 5
••••
••••

.tran 1u 1m
.probe v(net*) depth=2
.probe v(xi1.mp5)
.end

   与hspice相比,ultrasim增加 .usim_opt作为options,前面的3个option分别表示:把子电路xi1 xi2 和cell(名称为dff的所有子电路) dff 设置为da仿真模式; 把xi5、cell driver、model pmos2(用到模型名称为pmos2的的mos管)设置为a模式; 生成的波形文件格式wdf。
    倒数第二第三的probe分别表示:输出顶层和第二层以net开头的线网波形; 输出子电路xi1 下面的编号为mp5的mos管电流波形。
    上面提到AMR模式不能本地化,也就是不能以 .usim_opt sim_mode=amr xi55 #dffr 等用于子电路和cell。
发表于 2010-1-19 21:46:22 | 显示全部楼层
只用过HSPICE  ,不过不收敛,解决应该都一样的吧。

hspice收敛解决noconvergence.pdf

3.66 KB, 下载次数: 80 , 下载积分: 资产 -2 信元, 下载支出 2 信元

 楼主| 发表于 2010-1-20 08:27:07 | 显示全部楼层
太感谢了,我试试看
发表于 2011-9-6 18:58:09 | 显示全部楼层
收敛问题蛮难搞,下来看看
发表于 2011-11-15 10:18:27 | 显示全部楼层
下来看看,谢谢分享
发表于 2017-6-15 09:43:23 | 显示全部楼层
谢谢分享,勤回复,攒信元。
发表于 2017-11-28 10:09:49 | 显示全部楼层
下来学习学习
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-5-5 18:19 , Processed in 0.042456 second(s), 9 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表