在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 19814|回复: 15

[求助] 反相器和与非门中管子的宽长比

[复制链接]
发表于 2010-1-9 17:07:17 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
我现在用的是90nm的工艺,那么pmos的宽长比应该是nmos的几倍呢?
我现在设置的是pmos为4:0.1
                    nmos为1:0.1

设计比值时应该考虑什么?

还有就是2输入与非门中,我看见别人的设计是下面的2个nmos宽长比比上面两个pmos的还大,这是为什么?那这个设计原则又是什么?

请大侠赐教
发表于 2010-1-9 17:29:06 | 显示全部楼层
看下上升下降时间是不是一样,其实就是unCOX uPcox的值不一样
发表于 2010-1-9 18:01:57 | 显示全部楼层
Logic effort.
 楼主| 发表于 2010-1-9 19:44:06 | 显示全部楼层



那么在cadence中是不是用计算器中的rise time函数来看两边的时间,如果接近就好?
发表于 2010-1-9 19:48:24 | 显示全部楼层
上升时间,下降时间的问题,如果这个东西不重要的话,你可以不太考虑这些管子尺寸的参数
发表于 2010-1-9 21:28:42 | 显示全部楼层
一般CMOS电路都设成 Wn:Wp = 1: 2~3.
比如反相器,把输入输出短接,做工作点仿真,当输入/输出电压等于VDD/2 就可以了。
也不一定完全这样,为方便 Layout 偏一点也可以。这是从直流工作点出发,从交流出发,又会不一样。
发表于 2010-11-19 16:47:45 | 显示全部楼层
因为两个N管是串联的,相当于长度加倍;两个P管是并联的,相当于宽度加倍。
发表于 2010-11-21 11:54:53 | 显示全部楼层
好像记得是这样的:
如果是为了保证翻转电平等于vdd/2,则(w/l)p/(w/l)n=un/up;
发表于 2010-11-21 12:22:55 | 显示全部楼层
大哥,设计反相器其实没有那么麻烦,一般看阈值点,上下降沿,功耗。
发表于 2010-11-22 17:33:09 | 显示全部楼层
一般会根据阈值电或rise time、fall time确定
有时也可能因为layout的位置、大小原因作调整
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-4-26 09:03 , Processed in 0.028091 second(s), 11 queries , Gzip On, MemCached On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表