有大大可以跟我解释一下电路slew rate与setup/hold time margin的关系吗? 是否电路的slew rate越小(也就是rise time越大),setup/hole time margin就会小? 假如有一个例子是电路的slew rate虽然小,但最后眼图的质量仍然很好(也就是ISI效应还没浮现),此时的setup/hole time margin有变小吗?
Okay,那我指的其实是信号的上升沿,我的意思是假设clock信号经过interconnect之后上升沿并没有受到改变,但数据信号通过interconnect时上升沿变缓,这样数据信号的通过50%的delay变多,是不是等于降低了setup/hold time margin;又如果clock与数据信号同时上升沿都变缓,且变缓的幅度一致,是不是就代表setup/hold time margin没有受到影响呢?