在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 2455|回复: 5

要做4路E1复用到E2的FPGA设计,4路E1如何共享一块RAM呢?

[复制链接]
发表于 2004-9-29 19:04:02 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
4路E1的时钟各自独立,频率为2.048MHz±50ppm
发表于 2004-9-29 22:52:11 | 显示全部楼层

要做4路E1复用到E2的FPGA设计,4路E1如何共享一块RAM呢?

除非你先把数据同步再分时读写,否则似乎无法实现。
发表于 2004-9-30 12:02:48 | 显示全部楼层

要做4路E1复用到E2的FPGA设计,4路E1如何共享一块RAM呢?

写入的ram是双端口为宜,并把输入的4个E1经转换后的PCM码流(必须同步),经串转并分别写入不同的地址下:如0000、0004、0008等为第一个E1的码流数据,0001、0005、0009等为第二个E1的码流数据;以此类推即可。
发表于 2004-9-30 13:07:47 | 显示全部楼层

要做4路E1复用到E2的FPGA设计,4路E1如何共享一块RAM呢?

4E1复接需要做正码速调整!!!!
发表于 2004-10-1 00:00:42 | 显示全部楼层

要做4路E1复用到E2的FPGA设计,4路E1如何共享一块RAM呢?

楼主的问题不够明确,E1复用中用到RAM是在哪部分功能?
据我所知,复接通常不需要用RAM,但要进行码速调整。分接或APS才有可能用到RAM。
 楼主| 发表于 2004-10-1 12:56:31 | 显示全部楼层

要做4路E1复用到E2的FPGA设计,4路E1如何共享一块RAM呢?

问题是如何把4路E1调整到同步呢?
复接的思路是:把E1存入双口RAM或FIFO,在RAM/FIFO的另一口读取,并根据RAM/FIFO里的比特数量决定是否填充比特,即进行正码速调整

您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-26 17:50 , Processed in 0.019412 second(s), 9 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表