在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 9285|回复: 16

altera DDR2 ip核 DQS 问题

[复制链接]
发表于 2009-10-9 17:25:41 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
我使用altera公司定制的ddr2_compiler加入我的sopc系统,结果综合过了,为何fitter时,老出现错误Error: DQS I/O pin "ddr2_dqs[1]" does not feed a Clock Delay Control block,这个问题困扰我很长时间,请高手们若是知道的话,不吝赐教!!!
十分感谢!!!
 楼主| 发表于 2009-10-9 17:50:43 | 显示全部楼层
顶  !! 别沉喽!
发表于 2009-10-9 19:24:26 | 显示全部楼层
ding!!!高手解答一下
发表于 2009-10-12 13:36:24 | 显示全部楼层
不知道你的板子是买ALTERA现成的还是自制的。如果是自制的要检查一下你用于DQ的IO管脚,并不是什么IO口都可以作为DDR的DQ通道的。
发表于 2009-10-12 16:24:01 | 显示全部楼层
我以前也遇到过这个问题,原因是,我在使用DDR的IP CORE时没有把所有的信号连接上,导致统合时把IPCORE中的一些东西给综合掉了。
发表于 2009-10-12 16:25:17 | 显示全部楼层
dqs 必须连到对应的 dqs脚
发表于 2010-3-17 16:12:59 | 显示全部楼层
6# printprint 同意楼上
发表于 2010-3-17 17:07:03 | 显示全部楼层
一起来学习,共同进步
发表于 2010-3-17 20:02:18 | 显示全部楼层
ding!!!
发表于 2010-3-18 00:38:43 | 显示全部楼层
顶,请问对应的DQS是一个bank内的所有DQS都可以吗?我做的DQ和DQS是同一个bank的,然后在bank内就是乱连的了。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-12-22 19:17 , Processed in 0.037074 second(s), 10 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表