在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 2247|回复: 1

SDRAM 控制的刷新问题和锁相环问题

[复制链接]
发表于 2004-7-17 10:03:30 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
SDRAM 控制的刷新问题和锁相环问题

请问各位2个问题
1:我使用ALTERA 的EPF10K30AQC240-3 对现代的HY57V643220-512K进行控制,16毫秒内写SDRAM,下个16毫秒读SDRAM, 按HY57V643220资料上说,刷新周期是64ms, 那么是否在读写过程中无须发出刷新命令?

2:我的CLK为32M,没有使用锁相环,发现将CLK或者CS,RAS等控制信号加简单的缓冲器延时后,读写的结果会不同,我估计时钟,数据和其它SDRAM命令信号CAS,WE,RAS等不能准确同步,不知道此问题原因是何?是否不使用锁相环也可以实现SDRAM的正确读写。

    如能回答,甚感谢,我的EMAIL: ppx520@163.net
发表于 2004-7-19 08:41:46 | 显示全部楼层

SDRAM 控制的刷新问题和锁相环问题

1)一般而言,按照DRAM物理特性及规范,64mS内DRAM存储单元的电荷不会泻放而丢失数据,超过64mS则有可能造成数据丢失,因此在64mS内发送SDRAM行数个刷新命令,比如4096行就应该在64mS发送4096个刷新命令。
2)应该使用锁相环,否则可能引入CLK SKEW,这样发送的命令SDRAM接收才不会出错。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

X

小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-6-16 03:18 , Processed in 0.020231 second(s), 12 queries , Gzip On, MemCached On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表