在线咨询 切换到宽版
eetop公众号 创芯大讲堂 创芯人才网

 找回密码
 注册

手机号码,快捷登录

手机号码,快捷登录

搜帖子
查看: 3128|回复: 3

介绍一个傅立叶变换的新算法(非FFT)

[复制链接]
发表于 2004-6-18 23:18:29 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

×
[这个贴子最后由inside在 2004/07/26 04:08pm 第 3 次编辑]


SIFT是新型超小型、超低功耗离散傅立叶变换ASIC/FPGA设计方法。SIFT是基于算法的革新,该方案不再使用FFT的基本构架,采用VHDL/Verilog设计,适合于FPGA和ASIC.
1)SIFT可动态设置任意采样点个数(Select Sample Span Dynamically)。
2)在保证高处理速率的同时,显著降低FPGA的资源(或ASIC芯片的体积)、重量和功耗;
3)可实现零延时变换;
4)便于实现多通道傅立叶变换(Interleaved channel)。一个SIFT单元可完成多通道数据的变换,从而简化系统设计,降低应用单元的复杂性和资源需求。
http://www.DSPcore.com
发表于 2004-6-19 10:07:14 | 显示全部楼层

介绍一个傅立叶变换的新算法(非FFT)

什么算法吗?说说
回复 支持 反对

使用道具 举报

 楼主| 发表于 2004-6-20 23:17:01 | 显示全部楼层

介绍一个傅立叶变换的新算法(非FFT)

请联系info@dspcore.com
回复 支持 反对

使用道具 举报

发表于 2008-9-2 20:58:19 | 显示全部楼层
ddddddddddddd
回复 支持 反对

使用道具 举报

您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条


手机版| 小黑屋| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-8-5 08:10 , Processed in 0.024564 second(s), 8 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表