在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
楼主: katherinezhang

class-D环路稳定性分析和如何补偿?

[复制链接]
发表于 2009-12-22 22:51:37 | 显示全部楼层


我想有以下几点需要搞清楚:
1.F_lc_out
2. F_rc_net
3.F_osc_pwm
4.Fc
5.Ffb
6.斜率比较。
这里有1.feedback怎么设计2.EA怎么设计3.ramp怎么设计4.osc怎么设计5.LC怎么设计6.rc怎么设计。
等等。。。。
期 ...
mycelldevice 发表于 2009-12-14 17:54



呵呵,你这个。。。。。。
全都说清楚了,就要收咨询费了

开个玩笑
发表于 2009-12-22 22:52:53 | 显示全部楼层


请问一下有实际测试经验的,使用audio precision怎样扫出THD+N VS OUTPUT POWER曲线来?
vipwl 发表于 2009-12-15 17:14


你用的什么型号的,第几代的ap?
比较老的型号,不太容易直接扫出来
发表于 2009-12-23 01:57:47 | 显示全部楼层
哈...雖然用不到
但還是學到蠻多的
甘溫@@
发表于 2010-1-23 21:34:17 | 显示全部楼层
~~~~~~~~~~~~~~~
发表于 2010-1-26 12:42:10 | 显示全部楼层
很多高手啊,学习一下
发表于 2010-11-12 13:24:50 | 显示全部楼层


说说我的理解吧。
现在的close loop的Class D有一些sigma  delta中noise shaping的概念在里面,但是 ...
jeff_zx 发表于 2009-8-20 11:54




    如果我没有理解错的话,环路的GBW设在20K略高是吧(以一阶积分器为例),不过我看到别人做的项目都是把GBW设到略小于振荡器频率的地方,比如switching 是300K,那么环路的GBW就是120K左右,是不是我哪里错了呢?
发表于 2011-1-31 10:11:05 | 显示全部楼层
我在写一篇delta sigma,32 OSR, 1MHz, 3W ouput, class d Project design reference document,
PPPPPPPlease PPPPPPPPPPPPPPlease wait next year,
发表于 2011-5-24 14:26:25 | 显示全部楼层
学习学习!!
发表于 2017-5-12 15:38:23 | 显示全部楼层
回复 20# jeff_zx


   你好,我想请问一下,信号从三角波比较调制后进入POWER DEVICE出来的传递函数为什么是VDD/VOSC-PP  ,这个推导是单纯的近似值吗??
发表于 2017-12-4 10:48:33 | 显示全部楼层
回复 11# jeff_zx
你好,看你对class d挺了解,想问你一个问题,对于class D中DC detect方面能给小弟解答一下吗,非常感谢,boss交给的任务,一直还没搞出来
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-12-26 03:07 , Processed in 0.022738 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表