在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 3491|回复: 10

verilog 语法求助

[复制链接]
发表于 2009-7-16 15:53:58 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
不知道这句是什么意思啊?
for (i =0; i<2; i=i+1)
begin
   A=B[i*64 +:64];
end
哪位大侠能说一下 A=B[i*64 +:64];具体是怎么赋值的啊,多谢!
发表于 2009-7-17 14:03:32 | 显示全部楼层
+:在Verilog中是什么操作符??还真没看过。
发表于 2009-7-17 16:40:37 | 显示全部楼层
太高深了
发表于 2009-7-18 13:30:51 | 显示全部楼层
没见过
发表于 2009-7-31 08:45:51 | 显示全部楼层
i think u had a typo here, and the whole thing should be in a generate block...

genvar i;
generate
begin

for (i =0; i<2; i=i+1)
begin
  assign A[i]=B[i*64+64:i*64];
end

end
endgenerate

就是从B中选每64个bit给A
发表于 2009-11-10 10:52:46 | 显示全部楼层
this is the so-called "Indexed vector part selects"

在Verilog-1995中,可以选择向量的任一位输出,也可以选择向量的连续几位输出,不过此时连续几位的始末数值的index需要是常量。而在Verilog-2001中,可以用变量作为index,进行part select。

[base_expr +: width_expr] //positive offset

[base_expr -: width_expr] //negative offset

       其中base_expr可以是变量,而width_expr必须是常量。+:表示由base_expr向上增长width_expr位,-:表示由base_expr向上递减width_expr位。例如:

reg [63:0] word;

reg [3:0] byte_num; //a value from 0 to 7

wire [7:0] byteN = word[byte_num*8 +: 8];

       如果byte_num的值为4,则word[39:32]赋值给byteN。

when you have any question on verilog, the first idea should turn to 'verilog specification' for help.
发表于 2009-11-10 11:27:09 | 显示全部楼层
楼上正解!
不过,对于这些高级的语法,可读性好象并不好,至少还是有很多人看不懂 -:)
如果这样写:
wire [7:0] byteN = word[(byte_num*8+8) : byte_num*8];
这样写看者笨点,但是不是更直观呢?
请大家拍转了。
发表于 2009-11-13 12:24:32 | 显示全部楼层
原来还有这样用法
发表于 2009-11-13 19:46:42 | 显示全部楼层
...
发表于 2009-11-15 19:58:07 | 显示全部楼层
学习到了,还可以这样用
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

×

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-5-1 12:21 , Processed in 0.029428 second(s), 6 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表