在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
楼主: schwang

43.7mW 96GHz PLL in 65nm CMOS_PPT

[复制链接]
发表于 2014-12-6 18:50:23 | 显示全部楼层
这个频率的PLL器件截止频率需要很高吧
发表于 2014-12-25 18:15:12 | 显示全部楼层
43.7mW 96GHz PLL in 65nm CMOS_PPT
发表于 2015-5-1 10:44:34 | 显示全部楼层
看看什么情况
发表于 2015-5-3 19:36:40 | 显示全部楼层
好东西啊  不会很简略吧
发表于 2017-3-6 18:56:52 | 显示全部楼层
thxxx
发表于 2024-2-5 14:00:42 | 显示全部楼层
先赞后看,好运不断!
发表于 2024-3-19 15:15:37 | 显示全部楼层
谢谢分享
发表于 2024-3-20 09:32:06 | 显示全部楼层
多谢分享
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-2-8 08:23 , Processed in 0.022188 second(s), 5 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表