在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 25678|回复: 13

PCB 差分线包地,地线打过孔的原因

[复制链接]
发表于 2009-4-17 11:12:10 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
对于PCB上差分线包地是常用的对信号的保护,最近做项目时,有工程师提出对包差分线的地线打过孔到GND层可以达到更好的效果,不知道什么原因,有哪位大牛也碰到过类似建议,麻烦解释一下,小弟在这先谢过了!

[ 本帖最后由 ranble 于 2009-4-29 13:32 编辑 ]
 楼主| 发表于 2009-4-17 13:25:40 | 显示全部楼层
别沉了,自己顶
发表于 2009-4-18 10:44:36 | 显示全部楼层
是在地线上打孔到GND层吧?可以减小地环的面积,应该可以减小地线上的噪声吧
发表于 2009-4-20 09:12:51 | 显示全部楼层


原帖由 ranble 于 2009-4-17 11:12 发表
对于PCB上差分线包地是常用的对信号的保护,最近做项目时,有工程师提出对包差分线的地线打过孔可以达到更好的效果,不知道什么原因,有哪位大牛也碰到过类似建议,麻烦解释一下,小弟在这先谢过了!




为什么不直接问那位工程师呢?  
有时交流很重要,不要帕自己被鄙视,抱着学习的态度……

屏蔽敏感noise 源,同时用较多的via 降低引线电感等等……
 楼主| 发表于 2009-4-22 15:56:34 | 显示全部楼层


原帖由 m2ic 于 2009-4-20 09:12 发表



为什么不直接问那位工程师呢?  
有时交流很重要,不要帕自己被鄙视,抱着学习的态度……

屏蔽敏感noise 源,同时用较多的via 降低引线电感等等……


因为我同事是在客户那边时,那边的一个工程师提的建议,他也不是十分明白,说不太清楚,所以请教论坛高手。
发表于 2009-4-25 02:25:00 | 显示全部楼层


原帖由 fogworld 于 2009-4-18 10:44 发表
是在地线上打孔到GND层吧?可以减小地环的面积,应该可以减小地线上的噪声吧


毕竟地线上也有电阻,如果一条长的地线上没有到GND的过孔,这条地线上会有电压降的
发表于 2009-4-26 17:41:26 | 显示全部楼层
ground-signal-signal-ground(GSSG):
Although differential signaling generally provides for all return path currents, the GSSG geometry can support common-mode signals with a well-controlled return current path. Any common-mode signals that get
coupled or generated can propagate through the via (rather than being scattered) and along the transmission line to the receiver where it is terminated.

GSSG 一般只在serdes(1Gbps以上)走线中使用,如XFP,XAUI,pci expres。

而一般的差分走线因为速率较低(1Gbps以下),密度大(如SFI4.2总线),不会使用GSSG过孔。
 楼主| 发表于 2009-4-29 13:29:34 | 显示全部楼层
楼上的回答很专业,一看就是大牛。
发表于 2012-7-20 10:03:22 | 显示全部楼层
学习了,有什么软件可以仿真?
发表于 2012-7-20 15:34:17 | 显示全部楼层
Cadence什么软件支持的?
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-2-12 01:36 , Processed in 0.023745 second(s), 8 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表