在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
楼主: wfcawy

求助:PLL的环路带宽与参考频率之间的关系 ?

[复制链接]
发表于 2009-5-13 17:14:30 | 显示全部楼层


原帖由 xwlpxc 于 2008-11-19 18:47 发表
环路带宽越大 ,捕获时间越短,但越不稳定;
低带宽 适合滤去输入噪声
而高带宽适合 滤去VCO 噪声 ,
这里又有矛盾的。



PLL 对于 fref 是 Low-pass filter 特性

对于 VCO , 则是 high-pass filter
发表于 2009-12-1 21:09:07 | 显示全部楼层
在国外的一本教材中看过类似的推导
发表于 2009-12-1 21:44:19 | 显示全部楼层
小数分频PLL的参考频率可以很高的呀!
发表于 2010-4-7 15:12:00 | 显示全部楼层
受益匪浅
发表于 2010-4-9 08:32:17 | 显示全部楼层
谢谢诸位,明白了,以前只是知道,不知道为什么。
发表于 2010-4-9 09:01:22 | 显示全部楼层
这个讨论不错
发表于 2010-7-19 22:07:55 | 显示全部楼层
发表于 2010-7-20 17:38:34 | 显示全部楼层
[quote]

这个十分之一是连续与离散系统之间可以相互近似的极限,实际上,环路带宽可以比鉴相器频率十分之一小,如在小数分频的PLL中,环路带宽
只是鉴相器频率的百分之一-------------这个结论正确吗????????

发表于 2010-9-19 10:26:40 | 显示全部楼层
你采用离散傅里叶分析,要求极点全部在单位圆内系统才稳定,得到一个公式,1/10只是为了实际设计保证而已,其实计算结果比这个大。你可以参考相关分析资料。
发表于 2010-9-20 22:56:11 | 显示全部楼层
学习了,谢谢
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-5-7 23:43 , Processed in 0.027826 second(s), 6 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表