在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
EETOP诚邀模拟IC相关培训讲师 创芯人才网--重磅上线啦!
查看: 2737|回复: 8

请教一个pll的问题

[复制链接]
发表于 2008-10-29 13:45:45 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
新手在设计一个频踪
其中有个pll环要输出1.0,1.2,1.4GHz三个频点,那我在用ADIsimPLL设计时有几个该选什么??
qwe.bmp
 楼主| 发表于 2008-10-29 13:47:19 | 显示全部楼层
check……和not check分别是什么功能意思?
发表于 2008-11-2 19:41:23 | 显示全部楼层

这种问题都没人回答

顶一个!楼主加油~
发表于 2008-11-3 12:11:32 | 显示全部楼层
选默认就行。关键是选好VCO,滤波环路的形式等。
发表于 2009-3-24 15:07:21 | 显示全部楼层
可以的 的
发表于 2009-3-24 23:22:04 | 显示全部楼层
可以对三个点分别进行模拟,选点频输出就行。
发表于 2009-3-25 22:52:13 | 显示全部楼层
对了,LZ能介绍下所用的软件吗?那个是专门设计PLL的吗?
发表于 2009-3-26 09:49:14 | 显示全部楼层
ding!!!!!!!!!!
发表于 2009-3-26 23:30:48 | 显示全部楼层
那个是ADISIMPLL,专门设计AD公司的鉴相器组成的锁相环。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-5-3 06:27 , Processed in 0.032680 second(s), 10 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表