在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
EETOP诚邀模拟IC相关培训讲师 创芯人才网--重磅上线啦!
楼主: nickchen

基础电路设计(五)史密斯图表的应用与阻抗整合

[复制链接]
发表于 2008-11-10 21:20:37 | 显示全部楼层
印刷电路板的pattern线路有很多必需是借助thruogh hole完成线路路径的布局,对低频电路而言thruogh hole几乎不会对该电路产生不良影响,不过高频电路的阻抗(impedance)整合却扮演关键性角色,换言之若将具有thruogh hole的线路当作一般传输线路处理,就会面临许多超乎预期的困扰,主要原因是在传输线路上如果设有thruogh hole,该部位就会产生非连续性点阻抗,而该点或多或少会形成反射波,最后造成电路误动作,模拟电路的精度发生误差等严重后果。
该反射波的反射程度是用反射系数表示,它是用复素数处理变成复素量。虽然电子电路经常使用复素数与admittance等计算方式,不过实际上复素
数计算相当烦琐,其中传输线路与高频电路常用的复素数计算,如果改成史密斯特性图表(Smith chart)方式,就可轻松获得相同的计算结果。有鉴于此,本文将介绍史密斯特性图表(Smith chart)使用上必需注意的事项。
发表于 2008-11-10 22:28:41 | 显示全部楼层

回复:电路设计

大谢,楼主真是好人!
发表于 2008-12-1 17:15:15 | 显示全部楼层
woye我也看看,谢谢
发表于 2009-1-3 07:48:20 | 显示全部楼层
xiexie
发表于 2009-2-17 23:20:21 | 显示全部楼层
ankankankankanakna
发表于 2011-5-7 17:10:15 | 显示全部楼层
Thanks.
发表于 2013-11-30 17:37:21 | 显示全部楼层
史密斯图表的应用与阻抗整合
发表于 2013-12-4 17:44:23 | 显示全部楼层
多谢分享哦~~
发表于 2015-1-24 23:06:14 | 显示全部楼层
看一下。。。。。。。。
发表于 2017-9-26 22:24:34 | 显示全部楼层
下来看看先
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-17 00:25 , Processed in 0.021833 second(s), 6 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表